特許
J-GLOBAL ID:200903079634863274

短いループスルー方式のメモリシステム構成を有するメモリモジュール

発明者:
出願人/特許権者:
代理人 (1件): 萩原 誠
公報種別:公開公報
出願番号(国際出願番号):特願2001-144890
公開番号(公開出願番号):特開2002-023900
出願日: 2001年05月15日
公開日(公表日): 2002年01月25日
要約:
【要約】【課題】 全体チャンネルの長さを短縮させて高速動作に適し、またボードとモジュールコネクタとのシステム製作コストを減少する短いループスルー方式のメモリバスシステムの構成を可能にするメモリモジュールを提供する。【解決手段】 メモリモジュール(33)の前面の一辺及び後面の一辺に位置しシステムボード上のコネクタと連結するためのタップ(38)と、メモリモジュール(33)の相異なる二つの信号層を連結するための複数のビア(36)と、各ビア(36)を通じて前面のタップ(38)から後面のタップ(38)まで拡張される複数のデータバス(37)を具備する。各データバス(37)には少なくとも一つのメモリ装置(35)が連結される。各データバス(37)は、タップ(38)が形成されるメモリモジュール(33)の一辺の方向と垂直方向に形成されることが望ましい。
請求項(抜粋):
複数のメモリ装置がマウントされるメモリモジュールにおいて、前記メモリモジュールの前面の一辺及び後面の一辺に位置しシステムボード上のコネクタと連結するためのタップと、前記メモリモジュールの相異なる二つの信号層を連結するための複数のビアと、前記各ビアを通じて前記前面のタップから前記後面のタップまで拡張される複数のデータバスとを具備し、前記各データバスには少なくとも一つのメモリ装置が連結されることを特徴とするメモリモジュール。
IPC (3件):
G06F 3/00 ,  G06F 12/00 550 ,  G06F 13/16 510
FI (3件):
G06F 3/00 F ,  G06F 12/00 550 K ,  G06F 13/16 510 A
Fターム (1件):
5B060MB00
引用特許:
審査官引用 (3件)

前のページに戻る