特許
J-GLOBAL ID:200903079861452299

コンピュータ装置

発明者:
出願人/特許権者:
代理人 (1件): 青木 輝夫
公報種別:公開公報
出願番号(国際出願番号):特願平11-357769
公開番号(公開出願番号):特開2001-175463
出願日: 1999年12月16日
公開日(公表日): 2001年06月29日
要約:
【要約】【課題】 比較的小規模なマイクロコンピュータを使用し、メモリ空間を有効に活用することでプログラム領域を圧迫せずにブートプログラム領域を設けることができるコンピュータ装置を提供することにある。【解決手段】 プログラムデータに従って命令を実行する制御手段1、ブートプログラムを格納する書き換え可能な第1のメモリ手段8、運用プログラムを格納する書き換え可能な第2のメモリ手段9、ブートモードまたは運用モードのいずれかを選択するモード切換手段7、モード切換手段によって選択されたモードに応じて第1および第2のメモリ手段のアドレスを切り換えるメモリマップ変換手段5を備え、メモリマップ変換手段は、ブートモード時にはブートプログラムに従って第2のメモリ手段に運用プログラムを書き込むように第1および第2のメモリ手段のアドレスを設定し、運用モード時には運用プログラムに従って制御手段が所定の命令を実行するように第1および第2のメモリ手段のアドレスを設定する。
請求項(抜粋):
プログラムデータに従って命令を実行する制御手段と、ブートプログラムを格納する書き換え可能な第1のメモリ手段と、運用プログラムを格納する書き換え可能な第2のメモリ手段と、ブートモードまたは運用モードのいずれかを選択するモード切換手段と、前記モード切換手段によって選択されたモードに応じて前記第1および第2のメモリ手段のアドレスを切り換えるメモリマップ変換手段とを備え、前記メモリマップ変換手段は、前記ブートモード時には前記ブートプログラムに従って前記第2のメモリ手段に運用プログラムを書き込むように前記第1および第2のメモリ手段のアドレスを設定し、前記運用モード時には前記運用プログラムに従って前記制御手段が所定の命令を実行するように前記第1および第2のメモリ手段のアドレスを設定することを特徴とするコンピュータ装置。
IPC (3件):
G06F 9/06 410 ,  G06F 9/445 ,  G06F 12/06 570
FI (3件):
G06F 9/06 410 T ,  G06F 12/06 570 K ,  G06F 9/06 420 H
Fターム (4件):
5B060BB11 ,  5B060MM02 ,  5B060MM17 ,  5B076EB03
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る