特許
J-GLOBAL ID:200903079887274003

ESD保護回路

発明者:
出願人/特許権者:
代理人 (1件): 渡辺 望稔 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-230519
公開番号(公開出願番号):特開平11-068043
出願日: 1997年08月27日
公開日(公表日): 1999年03月09日
要約:
【要約】【課題】静電気放電の印加モードに係わらず、静電破壊に対する高い保護効果を有するESD保護回路を提供すること。【解決手段】ドレインとなる拡散層領域が少なくとも2つに分割され、これらの分割された拡散層領域の内の少なくとも1つが、この拡散層領域と同じ型のウェル領域の中に形成されている出力バッファのトランジスタにおいて、基板電位に接続され、ウェル領域と異なる型の少なくとも1つの拡散層領域をウェル領域の中に形成することにより、上記課題を解決する。
請求項(抜粋):
ドレインとなる拡散層領域が少なくとも2つに分割され、これらの分割された拡散層領域の内の少なくとも1つが、この拡散層領域と同じ型のウェル領域の中に形成されている出力バッファのトランジスタにおいて、基板電位に接続され、前記ウェル領域と異なる型の少なくとも1つの拡散層領域が、前記ウェル領域の中に形成されていることを特徴とするESD保護回路。
IPC (2件):
H01L 27/04 ,  H01L 21/822
引用特許:
審査官引用 (3件)

前のページに戻る