特許
J-GLOBAL ID:200903080649115612

マイクロプロセッサシステム

発明者:
出願人/特許権者:
代理人 (1件): 五十嵐 省三
公報種別:公開公報
出願番号(国際出願番号):特願2000-213697
公開番号(公開出願番号):特開2002-032218
出願日: 2000年07月14日
公開日(公表日): 2002年01月31日
要約:
【要約】【課題】 アーキテクチャの改善または変更のより性能を向上された場合にソフトウエアの互換性が維持できなかった。【解決手段】 マイクロプロセッサシステムにおいて、システム全体を管理するための第1のプロセッサと、所定の処理を実行するための複数の第2のプロセッサ2-1,2-2,2-3,2-4と、第1のプロセッサと複数の第2のプロセッサとの間に接続されたプロセッサ接続ユニットと設け、第1のプロセッサの出力に応じて複数の第2のプロセッサの全部もしくは一部を起動させるようにした。
請求項(抜粋):
少なくともシステム全体を管理するための第1のプロセッサ(1)と、所定の処理を実行するための複数の第2のプロセッサ(2-1、2-2、2-3、2-4)と、前記第1のプロセッサと前記複数の第2のプロセッサとの間に接続され、前記第1のプロセッサの出力に応じて前記複数の第2のプロセッサの全部もしくは一部を起動させるためのプロセッサ接続ユニット(3)とを具備するマイクロプロセッサシステム。
IPC (11件):
G06F 9/38 370 ,  G06F 9/38 ,  G06F 9/38 310 ,  G06F 1/32 ,  G06F 1/04 301 ,  G06F 9/30 330 ,  G06F 9/30 350 ,  G06F 9/40 310 ,  G06F 15/16 620 ,  G06F 15/16 640 ,  G06F 15/78 510
FI (11件):
G06F 9/38 370 C ,  G06F 9/38 370 X ,  G06F 9/38 310 X ,  G06F 1/04 301 C ,  G06F 9/30 330 A ,  G06F 9/30 350 G ,  G06F 9/40 310 A ,  G06F 15/16 620 G ,  G06F 15/16 640 B ,  G06F 15/78 510 A ,  G06F 1/00 332 E
Fターム (28件):
5B011EA08 ,  5B011LL02 ,  5B011LL13 ,  5B013AA00 ,  5B013DD00 ,  5B013DD03 ,  5B013DD05 ,  5B033AA14 ,  5B033BC01 ,  5B033BE06 ,  5B033EA01 ,  5B045BB12 ,  5B045BB28 ,  5B045BB47 ,  5B045GG06 ,  5B045GG11 ,  5B045GG17 ,  5B045KK08 ,  5B062AA03 ,  5B062CC04 ,  5B062DD03 ,  5B062HH02 ,  5B079AA06 ,  5B079AA07 ,  5B079BA01 ,  5B079BB01 ,  5B079BC01 ,  5B079BC04
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る