特許
J-GLOBAL ID:200903080900408799

液晶パネル及びその製造方法

発明者:
出願人/特許権者:
代理人 (1件): 岡本 啓三
公報種別:公開公報
出願番号(国際出願番号):特願平11-291981
公開番号(公開出願番号):特開2001-117112
出願日: 1999年10月14日
公開日(公表日): 2001年04月27日
要約:
【要約】【課題】 スクライブ工程後も静電気による素子の破壊及び特性の変化を防止できる液晶パネル及びその製造方法を提供する。【解決手段】 外部回路に接続する端子112a,112bと基板縁部との間の領域に、金属からなる低抵抗パッド145を形成し、これらの低抵抗パッド145の間をアモルファスシリコンからなる高抵抗パッド132で電気的に接続する。これらの低抵抗パッド145及び高抵抗パッド132は、スクライブ工程後もパネルに残る。ハンドリング時に発生した静電気は、これらの低抵抗パッド145及び高抵抗パッド132により分散される。
請求項(抜粋):
一対の基板間に液晶を封入してなる液晶パネルにおいて、前記一対の基板のうちの一方の基板に形成されて外部回路に接続される複数の接続端子と、前記一方の基板の縁部と前記接続端子との間の領域に前記基板の縁部に沿って配列された導電性の複数の第1のパッドと、前記第1のパッドに比して抵抗値が高く、前記第1のパッド間を電気的に接続する第2のパッドとを有することを特徴とする液晶パネル。
IPC (3件):
G02F 1/1345 ,  G09F 9/30 347 ,  G09F 9/35 302
FI (3件):
G02F 1/1345 ,  G09F 9/30 347 A ,  G09F 9/35 302
Fターム (63件):
2H092GA50 ,  2H092GA51 ,  2H092JA26 ,  2H092JA29 ,  2H092JA38 ,  2H092JA42 ,  2H092JA44 ,  2H092JB13 ,  2H092JB23 ,  2H092JB32 ,  2H092JB33 ,  2H092JB38 ,  2H092JB52 ,  2H092JB57 ,  2H092JB63 ,  2H092JB69 ,  2H092JB79 ,  2H092KA05 ,  2H092KA07 ,  2H092KA16 ,  2H092KA18 ,  2H092KB25 ,  2H092MA08 ,  2H092MA14 ,  2H092MA15 ,  2H092MA16 ,  2H092MA18 ,  2H092MA19 ,  2H092MA20 ,  2H092MA27 ,  2H092MA32 ,  2H092MA35 ,  2H092MA37 ,  2H092MA41 ,  2H092NA14 ,  2H092NA25 ,  2H092PA05 ,  2H092PA06 ,  5C094AA31 ,  5C094AA42 ,  5C094AA43 ,  5C094AA46 ,  5C094AA60 ,  5C094BA03 ,  5C094BA43 ,  5C094CA19 ,  5C094CA24 ,  5C094DA12 ,  5C094DA13 ,  5C094DB01 ,  5C094DB02 ,  5C094DB04 ,  5C094DB05 ,  5C094EA04 ,  5C094EA05 ,  5C094EB02 ,  5C094EC04 ,  5C094ED03 ,  5C094FA01 ,  5C094FB02 ,  5C094FB12 ,  5C094FB14 ,  5C094GB01
引用特許:
審査官引用 (6件)
  • 薄膜デバイス
    公報種別:公開公報   出願番号:特願平9-345991   出願人:株式会社日立製作所, 日立デバイスエンジニアリング株式会社
  • アクティブマトリクス基板及びその製造方法
    公報種別:公開公報   出願番号:特願平5-079932   出願人:株式会社東芝
  • 液晶表示素子
    公報種別:公開公報   出願番号:特願平7-311251   出願人:日本電気株式会社
全件表示

前のページに戻る