特許
J-GLOBAL ID:200903081483973654

プログラムカウント回路及びこれを用いたフラッシュメモリ素子のプログラムワードライン電圧発生回路

発明者:
出願人/特許権者:
代理人 (1件): 中川 周吉 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-363953
公開番号(公開出願番号):特開2003-338188
出願日: 2002年12月16日
公開日(公表日): 2003年11月28日
要約:
【要約】【課題】 具現が簡単であり、必要に応じてプログラム及びベリファイの回数調節が可能なプログラムカウント回路及びこれを用いたフラッシュメモリ素子のプログラムワードライン電圧発生回路を提供すること。【解決手段】 データの入力を受けて伝達するために、多数のヒューズを含むデータ伝送部と、前記データ伝送部から伝達される前記データを初期カウント値として設定するようにするため、リセット信号を生成するカウントリセット部と、前記リセット信号によって前記データを初期カウント値として設定し、クロック信号に応じて設定された初期カウント値からカウントを順次行うカウント部とを含む。
請求項(抜粋):
データの入力を受けて伝達するために、複数のヒューズを含むデータ伝送部と、前記データ伝送部から伝達される前記データを初期カウント値として設定するようにするため、リセット信号を生成するカウントリセット部と、前記リセット信号に応じて前記データを初期カウント値として設定し、クロック信号に応じて設定された初期カウント値からカウントを順次行うカウント部とを含むプログラムカウント回路。
IPC (3件):
G11C 16/06 ,  G11C 16/02 ,  G05F 1/56 310
FI (4件):
G05F 1/56 310 D ,  G11C 17/00 633 D ,  G11C 17/00 611 E ,  G11C 17/00 611 A
Fターム (13件):
5B025AD04 ,  5B025AD10 ,  5B025AF01 ,  5H430BB05 ,  5H430BB09 ,  5H430BB11 ,  5H430CC05 ,  5H430FF04 ,  5H430FF05 ,  5H430FF13 ,  5H430FF17 ,  5H430GG08 ,  5H430HH03
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る