特許
J-GLOBAL ID:200903082545269882

ディジタル信号演算処理部の制御装置および方法

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公開公報
出願番号(国際出願番号):特願平10-289542
公開番号(公開出願番号):特開2000-122747
出願日: 1998年10月12日
公開日(公表日): 2000年04月28日
要約:
【要約】【課題】 ディジタル信号演算処理部での消費電力を確実に低減する。【解決手段】 DSP4にクロックを供給するクロック発生部8を設け、このクロック発生部8からDSP4へ供給するクロック周波数を、DSP4での演算処理量に基づいて制御する。特に、DSP4での演算処理におけるアイドル状態の占有率すなわち演算マージンを推定し、その演算マージンに基づいてクロック周波数を制御する。
請求項(抜粋):
上位制御部からの演算処理要求に応じて、所定のディジタル信号演算処理を行うディジタル信号演算処理部の制御装置において、ディジタル信号演算処理部での演算処理量を推定する推定手段と、この推定手段からの推定値に基づき新たなクロック周波数を算出するクロック周波数算出手段と、このクロック周波数算出手段により算出された周波数のクロックを発生させてディジタル信号演算処理部に供給するクロック発生手段とを備えることを特徴とするディジタル信号演算処理部の制御装置。
IPC (4件):
G06F 1/04 301 ,  H04B 1/40 ,  H04B 7/26 ,  H04J 13/00
FI (4件):
G06F 1/04 301 C ,  H04B 1/40 ,  H04B 7/26 X ,  H04J 13/00 A
Fターム (16件):
5B079AA07 ,  5B079BA01 ,  5B079BA15 ,  5B079BB01 ,  5B079BC01 ,  5K011EA01 ,  5K011JA01 ,  5K011KA03 ,  5K022EE01 ,  5K022EE21 ,  5K022EE31 ,  5K067AA43 ,  5K067BB04 ,  5K067CC10 ,  5K067HH21 ,  5K067KK13
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る