特許
J-GLOBAL ID:200903086377752470

符号化回路

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-052267
公開番号(公開出願番号):特開2000-252833
出願日: 1999年03月01日
公開日(公表日): 2000年09月14日
要約:
【要約】【課題】 入力データをある個数毎に処理する符号化回路において、入力データをある個数毎の区切りではなく、任意のデータ個数毎に区切って処理する。【解決手段】 圧縮処理を行なう入力データS101と、入力データS101と同期した入力クロックS102と、入力データS101の取り込みを行なわない期間Hになるポーズ信号S103とを入力する。論理和回路104で入力クロックS102とポーズ信号S103の論理和を取ってデータ圧縮手段105の取り込み動作を行なわせる書き込みクロックS104を生成することにより、任意のデータ個数毎に区切って入力データS101を処理することができる。また、ポーズ信号S103をHにするタイミングを制御することにより、出力パケットS1056の区切りのタイミングを制御できる。
請求項(抜粋):
データ取り込み動作を行なう時にアクティブになる制御信号を入力して入力データの取り込みを行なう処理手段と、前記入力データの取り込みをしない時には前記制御信号を非アクティブにする制御手段とを備えることを特徴とする符号化回路。
Fターム (4件):
5J064AA01 ,  5J064BC02 ,  5J064BC03 ,  5J064BC24
引用特許:
審査官引用 (3件)
  • 回路設計方法及び記憶媒体
    公報種別:公開公報   出願番号:特願平9-101189   出願人:日本電気株式会社, 日本電気テレコムシステム株式会社
  • LSI論理回路
    公報種別:公開公報   出願番号:特願平8-008435   出願人:沖電気工業株式会社
  • マイクロコンピュータ
    公報種別:公開公報   出願番号:特願平7-162569   出願人:三菱電機株式会社

前のページに戻る