特許
J-GLOBAL ID:200903089342104270

キャッシュメモリ

発明者:
出願人/特許権者:
代理人 (1件): 河原 純一
公報種別:公開公報
出願番号(国際出願番号):特願平10-141456
公開番号(公開出願番号):特開平11-338772
出願日: 1998年05月22日
公開日(公表日): 1999年12月10日
要約:
【要約】【課題】 一時的変数に関するキャッシュメモリ-外部メモリ間の通信を減少させ、プロセッサの性能向上に寄与する。【解決手段】 データメモリ2が複数のキャッシュラインから構成され、タグメモリ3がデータのタグアドレスを登録し、有効メモリ4がデータの有効ビットを格納し、属性メモリ5がデータの更新を外部メモリに反映しない一時的領域として確保されているか否かを示す属性ビットを格納する。ヒット判定手段6はデータのアドレスインデックス部とタグメモリ3のタグアドレスとを比較してキャッシュヒットの判定を行い、属性操作手段7は一時的領域確保命令および一時的領域解放命令が実行されたときに属性メモリ5の属性ビットを操作し、置き換え手段8は属性メモリ5の属性ビットをもとにキャッシュラインのデータが置き換えが可能であればデータの置き換え処理を行う。
請求項(抜粋):
2ウエイ以上のセットアソシアティブ構成をとるキャッシュメモリにおいて、データの更新を外部メモリに反映しない一時的領域を、データメモリのキャッシュライン毎に選択的に指定できることを特徴とするキャッシュメモリ。
IPC (2件):
G06F 12/08 ,  G06F 12/12
FI (2件):
G06F 12/08 E ,  G06F 12/12 A
引用特許:
審査官引用 (7件)
  • 計算機システム
    公報種別:公開公報   出願番号:特願平6-203253   出願人:三洋電機株式会社
  • 特開昭64-088757
  • 特開平1-205250
全件表示

前のページに戻る