特許
J-GLOBAL ID:200903095743852431

シフトレジスタ回路および画像表示装置

発明者:
出願人/特許権者:
代理人 (1件): 梅田 勝
公報種別:公開公報
出願番号(国際出願番号):特願平8-229588
公開番号(公開出願番号):特開平10-074060
出願日: 1996年08月30日
公開日(公表日): 1998年03月17日
要約:
【要約】【課題】 シフトレジスタ回路を複数のブロックに分割し、分割した各ブロックを選択的に駆動するための制御信号を内部生成することで、消費電力を低減し、端子数を削減するとともに双方向のスキャンを可能にする。【解決手段】 シフトレジスタ回路をn個の回路ブロックに分割し、これの前後に付加回路ブロックを設け、分割された各回路ブロックBLKiに対応させて、それぞれクロック信号制御回路CTRLiを設け、該クロック信号制御回路のうち所定のものを、これに対する回路ブロックの前段側回路ブロックBLK(i-1)、および後段側回路ブロックBLK(i+1)内のラッチ回路の出力信号によって該クロック信号の供給制御を行い、双方向のスタート信号の転送を可能とした。
請求項(抜粋):
クロック信号に基づき入力信号に応じた信号を出力するラッチ回路を複数直列に接続した回路ブロックと、それぞれの回路ブロックのラッチ回路にクロック信号を供給するクロック信号制御回路とを備え、スタート信号を該クロック信号と同期して順次転送してなるシフトレジスタ回路において、前記シフトレジスタ回路は前記スタート信号を双方向に転送することが可能であることを特徴とするシフトレジスタ回路。
IPC (2件):
G09G 3/36 ,  G11C 19/28
FI (2件):
G09G 3/36 ,  G11C 19/28 B
引用特許:
審査官引用 (4件)
  • 制御回路
    公報種別:公開公報   出願番号:特願平3-233170   出願人:富士通株式会社, 株式会社九州富士通エレクトロニクス
  • データシフト回路
    公報種別:公開公報   出願番号:特願平6-064432   出願人:新日本無線株式会社
  • 液晶電気光学装置の周辺駆動回路
    公報種別:公開公報   出願番号:特願平7-219558   出願人:株式会社半導体エネルギー研究所
全件表示

前のページに戻る