特許
J-GLOBAL ID:200903096592869236

定電圧回路

発明者:
出願人/特許権者:
代理人 (1件): 篠部 正治
公報種別:公開公報
出願番号(国際出願番号):特願平10-066759
公開番号(公開出願番号):特開平11-265222
出願日: 1998年03月17日
公開日(公表日): 1999年09月28日
要約:
【要約】【課題】出力安定化コンデンサを削除し、小型、軽量で低消費電力の定電圧回路を提供すること。【解決手段】フォールデッドカスコードアンプ15はpチャネルMOSFET1〜6とゲート付MOSFET9、10、とnチャネルMOSFET11、12で構成され、バッファ回路7は高インピーダンスを低インピーダンスに変換する回路で構成され、出力回路16はpチャネルMOSFET8と検出抵抗R1、R2で構成される。C点の電位VFBをpチャネルMOSFET4のゲートに与えて、このフォールデッドカスコードアンプ15とバッファ回路7と出力回路16とで負帰還ループを構成する。
請求項(抜粋):
スイッチング素子と検出抵抗を有する出力回路と、誤差増幅器とで構成され、2個の検出抵抗の接続点であるフィードバック点の電圧を誤差増幅器に入力して負帰還ループを構成する定電圧回路において、誤差増幅器がフォールデッドカスコード型の演算増幅器(オペアンプ)と、該演算増幅器の後段に低インピーダンス変換のためのバッファ回路を接続し構成され、該バッファ回路を介して前記スイッチング素子を駆動することを特徴とする定電圧回路。
引用特許:
審査官引用 (4件)
  • 内部電源回路
    公報種別:公開公報   出願番号:特願平6-027005   出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社
  • 演算増幅回路
    公報種別:公開公報   出願番号:特願平4-121526   出願人:日本電気株式会社
  • 電圧発生回路
    公報種別:公開公報   出願番号:特願平8-205926   出願人:ソニー株式会社
全件表示

前のページに戻る