特許
J-GLOBAL ID:200903097167211533

表示素子、表示装置、半導体集積回路及び電子機器

発明者:
出願人/特許権者:
代理人 (1件): 頭師 教文
公報種別:公開公報
出願番号(国際出願番号):特願2003-390246
公開番号(公開出願番号):特開2005-148679
出願日: 2003年11月20日
公開日(公表日): 2005年06月09日
要約:
【課題】表示品質の高いフラットパネルディスプレイを実現する。【解決手段】表示素子1を、同一基体上に形成した表示領域2と駆動回路領域3とで構成する。表示領域2には、最小表示単位としてのドットをマトリクス状に配列する。駆動回路領域3は、各ドットに対応する能動素子を駆動する。駆動回路領域3には、各ドットに対応して設けられ、それぞれドットに対応する駆動データをアナログ値に変換して能動素子を駆動する一群のデジタル/アナログ変換回路と、対応する色別に、デジタル/アナログ変換回路に階調基準電圧を与える配線パターンとを設ける。【選択図】図1
請求項(抜粋):
最小表示単位としてのドットがマトリクス状に配列された表示領域と、各ドットに対応する能動素子を駆動する駆動回路領域とを同一基体上に形成した表示素子であって、 前記駆動回路領域は、 各ドットに対応する駆動データをそれぞれアナログ値に変換する一群のデジタル/アナログ変換回路と、 対応する色別に、前記一群のデジタル/アナログ変換回路へ階調基準電圧を与える配線パターンと を有することを特徴とする表示素子。
IPC (5件):
G09G3/30 ,  G02F1/133 ,  G02F1/1345 ,  G09G3/20 ,  H05B33/14
FI (11件):
G09G3/30 H ,  G02F1/133 550 ,  G02F1/133 575 ,  G02F1/1345 ,  G09G3/20 612F ,  G09G3/20 623F ,  G09G3/20 623J ,  G09G3/20 633B ,  G09G3/20 642L ,  H05B33/14 A ,  H05B33/14 Z
Fターム (47件):
2H092GA59 ,  2H092JA24 ,  2H092KA04 ,  2H092NA01 ,  2H092PA06 ,  2H093NA16 ,  2H093NA43 ,  2H093NA53 ,  2H093NC10 ,  2H093NC14 ,  2H093NC15 ,  2H093NC21 ,  2H093NC24 ,  2H093NC34 ,  2H093NC49 ,  2H093NC50 ,  2H093NC65 ,  2H093ND06 ,  2H093ND17 ,  2H093ND24 ,  2H093ND58 ,  2H093NE01 ,  2H093NE07 ,  3K007AB02 ,  3K007AB11 ,  3K007AB14 ,  3K007AB17 ,  3K007BA06 ,  3K007DB03 ,  3K007GA00 ,  3K007GA04 ,  5C080AA06 ,  5C080AA10 ,  5C080BB05 ,  5C080CC03 ,  5C080DD01 ,  5C080DD23 ,  5C080EE29 ,  5C080FF01 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ05 ,  5C080KK07 ,  5C080KK23 ,  5C080KK28 ,  5C080KK47
引用特許:
出願人引用 (2件) 審査官引用 (12件)
全件表示

前のページに戻る