特許
J-GLOBAL ID:200903097546183032

入力バッファ回路、及び半導体装置の動作試験方法

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平11-016159
公開番号(公開出願番号):特開2000-216646
出願日: 1999年01月25日
公開日(公表日): 2000年08月04日
要約:
【要約】【課題】差動アンプ回路を備えた入力バッファ回路において、入力される信号が差動アンプ回路の増幅動作を必要としない場合には、低消費電力化を図ることができる半導体集積回路装置の入力バッファ回路を提供する。【解決手段】入力バッファ回路1は、差動アンプ回路部2と、伝搬部4と、制御手段としてのNMOSトランジスタTn4,Tn5及びPMOSトランジスタTp3〜Tp5とを備える。差動アンプ回路部2は、外部から入力される入力信号IN,INバーの電圧差を増幅する。伝搬部4は、入力信号INを伝搬する。NMOSトランジスタTn4及びPMOSトランジスタTp3,Tp4は、制御信号Sバーに基づいて、差動アンプ回路部2と伝搬部4を相補的に活性状態又は非活性状態にする。
請求項(抜粋):
外部から入力される入力信号の電圧差を増幅する差動アンプ回路部と、前記入力信号を伝搬する伝搬部と、制御信号に基づいて、前記差動アンプ回路部と前記伝搬部を相補的に活性状態又は非活性状態にする制御手段と、を備えたことを特徴とする入力バッファ回路。
IPC (5件):
H03F 3/72 ,  G01R 31/28 ,  H03F 3/343 ,  H03F 3/45 ,  H03K 19/0175
FI (5件):
H03F 3/72 ,  H03F 3/343 Z ,  H03F 3/45 Z ,  G01R 31/28 M ,  H03K 19/00 101 K
Fターム (63件):
2G032AA05 ,  2G032AA10 ,  2G032AE06 ,  2G032AE11 ,  5J056AA01 ,  5J056BB17 ,  5J056CC02 ,  5J056DD13 ,  5J056DD29 ,  5J056EE03 ,  5J056EE07 ,  5J056FF07 ,  5J056FF09 ,  5J066AA01 ,  5J066AA45 ,  5J066CA36 ,  5J066CA97 ,  5J066FA18 ,  5J066HA10 ,  5J066HA17 ,  5J066HA25 ,  5J066HA39 ,  5J066KA02 ,  5J066KA04 ,  5J066KA06 ,  5J066KA09 ,  5J066ND01 ,  5J066ND14 ,  5J066ND22 ,  5J066ND23 ,  5J066PD01 ,  5J066TA01 ,  5J069AA01 ,  5J069AA45 ,  5J069AC01 ,  5J069CA36 ,  5J069CA97 ,  5J069FA18 ,  5J069HA10 ,  5J069HA17 ,  5J069HA25 ,  5J069HA39 ,  5J069KA02 ,  5J069KA04 ,  5J069KA06 ,  5J069KA09 ,  5J069TA01 ,  5J091AA01 ,  5J091AA45 ,  5J091CA36 ,  5J091CA97 ,  5J091FA18 ,  5J091HA10 ,  5J091HA17 ,  5J091HA25 ,  5J091HA39 ,  5J091KA02 ,  5J091KA04 ,  5J091KA06 ,  5J091KA09 ,  5J091TA01 ,  9A001BB05 ,  9A001LL05
引用特許:
審査官引用 (5件)
  • 小振幅信号入力インタフェイス回路
    公報種別:公開公報   出願番号:特願平9-007375   出願人:川崎製鉄株式会社
  • 特開平3-196279
  • 演算増幅回路
    公報種別:公開公報   出願番号:特願平9-007138   出願人:日本電気株式会社
全件表示

前のページに戻る