特許
J-GLOBAL ID:200903099487288294

フラッシュ・メモリを有する情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 梶山 佶是 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-125052
公開番号(公開出願番号):特開平10-302485
出願日: 1997年04月28日
公開日(公表日): 1998年11月13日
要約:
【要約】【課題】フラッシュ・メモリのどこかのアドレスにおいてデータが1ビットだけ反転した場合に、これを検出して障害セクタを自動的に訂正し、あるいはセクタマッピングを自動的に変更して救済することができるフラッシュ・メモリを有する情報処理装置を提供することにある。【解決手段】セクタ単位で記憶領域が管理されデータの読出し/書込みが行われるフラッシュ・メモリと、フラッシュ・メモリの、あるセクタから冗長データを含むデータが読出されたときに冗長データに基づき読出データにおける誤りビットの位置を検出する誤り検出回路と、誤り検出回路により検出された誤りビット位置に応じて読出されたデータの誤りビットを訂正したデータを生成し、このデータを読出した元のセクタに再書込み、あるいは、フラッシュ・メモリのうちの空きセクタを、誤りビットが発生したあるセクタの代替えセクタとして割当て訂正したデータをこの空きセクタに書込むものである。
請求項(抜粋):
セクタ単位で記憶領域が管理されデータの読出し/書込みが行われるフラッシュ・メモリと、前記フラッシュ・メモリの、あるセクタから冗長データを含むデータが読出されたときに前記冗長データに基づき前記データにおける誤りビットの位置を検出する誤り検出回路と、前記誤り検出回路により検出された誤りビット位置に応じて前記読出されたデータの誤りビットを訂正したデータを生成し、このデータを読出した元の前記セクタに再書込する書込手段とを備えるフラッシュ・メモリを有する情報処理装置。
IPC (4件):
G11C 16/02 ,  G06F 12/16 320 ,  G11C 16/06 ,  G11C 29/00 631
FI (4件):
G11C 17/00 601 Q ,  G06F 12/16 320 F ,  G11C 29/00 631 Q ,  G11C 17/00 639 A
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る