特許
J-GLOBAL ID:201003033578367766

高周波加速制御装置

発明者:
出願人/特許権者:
代理人 (4件): 熊倉 禎男 ,  大塚 文昭 ,  西島 孝喜 ,  須田 洋之
公報種別:公開公報
出願番号(国際出願番号):特願2008-161290
公開番号(公開出願番号):特開2010-003538
出願日: 2008年06月20日
公開日(公表日): 2010年01月07日
要約:
【課題】制御システムを単純化するとともに、調整要素も少なく、制御システムを安価にすることができる高周波加速制御装置を提供する。【解決手段】第1ROM11及び第2ROM21には、基本波に高調波が加わった合成波のデジタル波形データが記憶されている。これらの波形をそれぞれ乗算器13、23において高周波電圧と乗算することによって、振幅制御を行い、その後、加算器22によってデジタル的に足し合わせて高周波のアナログ信号として出力する。第1ROM11はビームを閉じ込めておくのに適した高周波波形を記憶し、ビーム捕獲段階の平坦な安定領域部分ではこの波形のみを高周波加速信号として出力する。また、第2ROM21は平坦な加速部分を持つ高周波波形の波形データを記憶し、初期の加速段階では、この波形を第1ROM11の波形に足し合わせて高周波加速信号として出力する。【選択図】図2
請求項(抜粋):
円形加速器の加速空洞に基本波と高調波の合成波の高周波電圧を加えて加速を行う高周波加速制御装置であってダイレクトデジタルシンセサイザ(DDS)を有する高周波加速制御装置において、 上記DDSが、 それぞれ異なる高周波のデジタル波形データを記憶する少なくとも2つの波形データ記憶手段と、 1つの高周波パターンメモリからの高周波周波数制御信号に基づいて上記少なくとも2つの波形データ記憶手段に記憶された波形データを読み出すための1つのアドレスプロセッサと、 上記各波形データ記憶手段の出力にそれぞれ接続された少なくとも2つの乗算器であって、各波形データ記憶手段に関連する高周波電圧パターンメモリから供給された高周波電圧を上記読み出された波形データと乗算する乗算器と、 上記少なくとも2つの乗算器のデジタル出力を足し合わせる加算器と、 上記加算器から出力されたデジタル信号をアナログ信号に変換するデジタルアナログコンバータと、を備え、 上記少なくとも2つの波形データ記憶手段に記憶された波形データは、基本波に高調波が加えられた合成波の波形データであって、且つ、上記加算器によって足し合わされた波形データが、円形加速器の一サイクルの各段階において最適な波形となるように設定されていることを特徴とする高周波加速制御装置。
IPC (2件):
H05H 13/04 ,  H05H 7/18
FI (3件):
H05H13/04 D ,  H05H13/04 M ,  H05H7/18
Fターム (5件):
2G085AA13 ,  2G085BA05 ,  2G085BA08 ,  2G085BB17 ,  2G085EA03
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る