特許
J-GLOBAL ID:201003074290155240

液晶表示装置

発明者:
出願人/特許権者:
代理人 (2件): 小野 由己男 ,  稲積 朋子
公報種別:公開公報
出願番号(国際出願番号):特願2009-289346
公開番号(公開出願番号):特開2010-211186
出願日: 2009年12月21日
公開日(公表日): 2010年09月24日
要約:
【課題】開口率を確保し、かつ2つの副画素の電圧を異なるように調節する。【解決手段】行列状に配列されている複数の画素を含む液晶表示装置であって、第1副画素電極及び第2副画素電極をそれぞれ含む複数の画素電極と、第1副画素電極に接続される複数の第1薄膜トランジスタと、第2副画素電極に接続される複数の第2薄膜トランジスタと、第2副画素電極に接続される複数の第3薄膜トランジスタと、第1薄膜トランジスタ及び第2薄膜トランジスタに接続される複数の第1ゲート線と、第1薄膜トランジスタ及び第2薄膜トランジスタに接続される複数のデータ線と、第3薄膜トランジスタに接続される複数の第2ゲート線と、第3薄膜トランジスタのドレイン電極と第1ゲート線との間に接続される減圧キャパシタとを含む。【選択図】図4
請求項(抜粋):
行列状に配列されている複数の画素を含む液晶表示装置であって、 第1副画素電極及び第2副画素電極をそれぞれ含む複数の画素電極と、 前記第1副画素電極に接続される複数の第1薄膜トランジスタと、 前記第2副画素電極に接続される複数の第2薄膜トランジスタと、 前記第2副画素電極に接続される複数の第3薄膜トランジスタと、 前記第1薄膜トランジスタ及び第2薄膜トランジスタに接続される複数の第1ゲート線と、前記第1薄膜トランジスタ及び第2薄膜トランジスタに接続される複数のデータ線と、前記第3薄膜トランジスタに接続される複数の第2ゲート線と、前記第3薄膜トランジスタのドレイン電極と前記第1ゲート線との間に接続される減圧キャパシタと、 を含む液晶表示装置。
IPC (1件):
G02F 1/136
FI (1件):
G02F1/1368
Fターム (14件):
2H092GA14 ,  2H092JA26 ,  2H092JA46 ,  2H092JB13 ,  2H092JB43 ,  2H092JB52 ,  2H092JB58 ,  2H092JB69 ,  2H092KA24 ,  2H092MA14 ,  2H092NA07 ,  2H092PA02 ,  2H092PA06 ,  2H092QA09
引用特許:
審査官引用 (5件)
  • 液晶表示装置
    公報種別:公開公報   出願番号:特願2005-157641   出願人:シャープ株式会社
  • 薄膜トランジスタ表示板
    公報種別:公開公報   出願番号:特願2005-216211   出願人:三星電子株式会社
  • 薄膜トランジスタ
    公報種別:公開公報   出願番号:特願2005-132714   出願人:エルジー.フィリップスエルシーデーカンパニー,リミテッド
全件表示

前のページに戻る