特許
J-GLOBAL ID:201103003584512094

逐次比較型ADコンバータ及びそれを組み込んだマイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): ▲角▼谷 浩
公報種別:特許公報
出願番号(国際出願番号):特願平11-223349
公開番号(公開出願番号):特開2001-053612
特許番号:特許第4242973号
出願日: 1999年08月06日
公開日(公表日): 2001年02月23日
請求項(抜粋):
【請求項1】 アナログ信号が印加されるアナログ入力端子と、 電源電圧とアースと間に直列に配置された2のm乗個の抵抗群を有し、前記抵抗群の各抵抗間に複数の基準電圧を発生する基準電圧発生回路と、 前記アナログ入力端子からの信号を一方の入力端子に印加され、前記基準電圧発生回路からの信号を他方の入力端子に印加され、2つの信号を比較する比較器と、 前記複数の基準電圧の中から1つの基準電圧を前記他方の入力端子に印加するか否かを決めるトランスミッションゲートと、 一方の端子が一定電位に接地されるn(nは2以上の自然数)個のコンデンサ群と、 前記n個のコンデンサ群を前記他方の入力端子に並列接続するn個のトランスミッションゲート群と、 前記n個のコンデンサ群の第1及び第2コンデンサに、前記基準電圧発生回路からの第1及び第2の基準電圧を、それぞれ保持させ、前記第1及び第2の基準電圧の間で電荷を移動させることで中間基準電圧を発生させる様に、前記トランスミッションゲート及びn個のトランスミッションゲート群のオン・オフを制御する制御回路と、を備え、 前記中間基準電圧と前記アナログ値とを前記比較器で比較することで、mビット以上のデジタル値に変換することを特徴とする逐次比較型ADコンバータ。
IPC (2件):
H03M 1/38 ( 200 6.01) ,  H03M 1/68 ( 200 6.01)
FI (2件):
H03M 1/38 ,  H03M 1/68
引用特許:
出願人引用 (7件)
全件表示
審査官引用 (6件)
  • 特開昭63-004719
  • アナログ/ディジタル変換器
    公報種別:公開公報   出願番号:特願平4-297522   出願人:日本電気株式会社
  • 特開昭59-054325
全件表示

前のページに戻る