特許
J-GLOBAL ID:201103005306602263

クロック分配回路

発明者:
出願人/特許権者:
代理人 (1件): 机 昌彦 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願2001-129187
公開番号(公開出願番号):特開2002-323935
特許番号:特許第3495342号
出願日: 2001年04月26日
公開日(公表日): 2002年11月08日
請求項(抜粋):
【請求項1】 マイクロプロセッサ・マクロ部とユーザ回路部で用いられるクロックの周波数が異なるASICが具備するクロック分配回路であって、前記マイクロプロセッサ・マクロ部は、前記ユーザ回路部の動作に必要な第1の周波数を有する第1のクロック信号を発生して前記ユーザ回路部に分配し、前記ユーザ回路部は前記第1のクロック信号の周波数を前記第1の周波数未満の第2の周波数に周波数変換して前記マイクロプロセッサ・マクロ部の動作に必要な第2のクロック信号を発生し、前記ユーザ回路部から前記第2のクロック信号を前記マイクロプロセッサ・マクロ部に再分配することを特徴とするクロック分配回路。
IPC (1件):
G06F 1/10
FI (1件):
G06F 1/04 330 A
引用特許:
審査官引用 (3件)
  • データ処理装置
    公報種別:公開公報   出願番号:特願平5-244265   出願人:株式会社日立製作所, 株式会社日立マイコンシステム
  • 半導体集積回路装置およびその設計方法
    公報種別:公開公報   出願番号:特願平11-039231   出願人:日本電気株式会社
  • PLL回路
    公報種別:公開公報   出願番号:特願平10-338338   出願人:株式会社日立製作所

前のページに戻る