特許
J-GLOBAL ID:201103043128148790

マルチプロセッサシステム

発明者:
出願人/特許権者:
代理人 (1件): 金田 暢之 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-203754
公開番号(公開出願番号):特開2001-034587
特許番号:特許第3374910号
出願日: 1999年07月16日
公開日(公表日): 2001年02月09日
請求項(抜粋):
【請求項1】 複数のプロセッサと、該複数のプロセッサのそれぞれによってデータが記憶されるメモリとを具備するセルからなる複数のノードを有し、前記複数のノードのそれぞれが、前記メモリにおけるメモリ空間の一部をノード間通信用メモリ空間と設定し、前記メモリにおける前記ノード間通信用メモリ空間にアクセスして互いにノード間通信を行うマルチプロセッサシステムにおいて、前記複数のノードのそれぞれは、前記ノード間通信用メモリ空間へのアクセス時に、通信空間アクセスフラグをセットしたトランザクションを発行する通信ドライバと、前記メモリへのアクセス時に、前記通信空間アクセスフラグを検出した場合に、前記メモリへのアクセスが前記ノード間通信用メモリ空間へのアクセスであると判断し、さらに、前記メモリへのアクセス時に発生した障害を検出した時に、前記トランザクションに前記通信空間アクセスフラグがセットされていることを検出した場合に、前記メモリへのアクセス時に発生した障害が前記ノード間通信用メモリ空間における障害であると判断するメモリアクセス制御部とを有し、前記マルチプロセッサシステムは、前記複数のノードのいずれかにて前記メモリに障害が発生した場合に、前記メモリアクセス制御部の判断に基づいて前記複数のノードのそれぞれに対して障害時の処理内容を通知するサービスプロセッサを有することを特徴とするマルチプロセッサシステム。
IPC (2件):
G06F 15/167 ,  G06F 15/177 672
FI (3件):
G06F 15/167 B ,  G06F 15/167 C ,  G06F 15/177 672 K
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る