特許
J-GLOBAL ID:201103064944173627

クロックのデューティ補正回路

発明者:
出願人/特許権者:
代理人 (4件): 大岩 増雄 ,  児玉 俊英 ,  竹中 岑生 ,  村上 啓吾
公報種別:特許公報
出願番号(国際出願番号):特願平11-321489
公開番号(公開出願番号):特開2001-144590
特許番号:特許第3923693号
出願日: 1999年11月11日
公開日(公表日): 2001年05月25日
請求項(抜粋):
【請求項1】 発振器から発振される電圧信号と前記電圧信号の振幅電圧の最大値から最小値の間に設定される基準電圧とを比較してハイレベルとローレベルの両レベルを有するクロックを生成するクロック生成回路と、前記クロック生成回路から出力される前記クロックを平滑化するローパスフィルタと、前記クロックのハイレベルおよびローレベルの電圧を前記クロックの1周期毎にサンプルホールドした電圧を出力するサンプルホールド回路と、前記サンプルホールド回路から出力される電圧の平均値又は重み付け平均値を出力する電圧平均回路と、前記電圧平均回路の出力電圧と前記ローパスフィルタの出力電圧とを比較し、両電圧の大小関係を表す電圧信号を出力する電圧比較器と、前記電圧比較器の出力に基づいてそのカウント値を変更するカウンタと、前記カウンタの前記カウント値を電圧に変換するD/A変換器とを備え、前記D/A変換器の出力に基づいて前記基準電圧を調整することにより前記クロックのデューティを補正することを特徴とするクロックデューティ補正回路。
IPC (1件):
H03K 5/04 ( 200 6.01)
FI (1件):
H03K 5/04
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る