特許
J-GLOBAL ID:201303053836507678
表示装置
発明者:
,
出願人/特許権者:
代理人 (3件):
吉田 研二
, 金山 敏彦
, 石田 純
公報種別:特許公報
出願番号(国際出願番号):特願2001-279802
公開番号(公開出願番号):特開2002-175029
特許番号:特許第4925528号
出願日: 2001年09月14日
公開日(公表日): 2002年06月21日
請求項(抜粋):
【請求項1】マトリクス状に配置された各画素に、表示素子としてエレクトロルミネッセンス素子を備えたアクティブマトリクス型の表示装置であって、
各画素に、
ゲート信号をゲートに受けて動作し、電圧信号であるデータ信号を取り込むスイッチング用薄膜トランジスタと、
駆動電源と前記表示素子との間に設けられ、前記スイッチング用薄膜トランジスタから供給されるデータ信号に応じ、前記駆動電源から前記表示素子に供給する電力を制御する素子駆動用薄膜トランジスタと、
前記駆動電源と前記素子駆動用薄膜トランジスタとの間に設けられた、前記素子駆動用薄膜トランジスタと逆導電特性の補償用薄膜トランジスタと、
を有し、
前記補償用薄膜トランジスタは、ダイオード接続されており、
前記素子駆動用薄膜トランジスタのチャネル長方向は、前記スイッチング用薄膜トランジスタのチャネル長方向と一致しないことを特徴とする表示装置。
IPC (9件):
G09G 3/30 ( 200 6.01)
, G09G 3/20 ( 200 6.01)
, G09F 9/30 ( 200 6.01)
, H01L 27/32 ( 200 6.01)
, H01L 21/20 ( 200 6.01)
, H01L 29/786 ( 200 6.01)
, H01L 21/336 ( 200 6.01)
, H01L 27/08 ( 200 6.01)
, H01L 51/50 ( 200 6.01)
FI (11件):
G09G 3/30 J
, G09G 3/20 624 B
, G09G 3/20 611 H
, G09F 9/30 365 Z
, G09F 9/30 338
, H01L 21/20
, H01L 29/78 614
, H01L 29/78 612 D
, H01L 27/08 331 E
, H01L 29/78 627 G
, H05B 33/14 A
引用特許:
審査官引用 (10件)
-
定電流駆動回路
公報種別:公開公報
出願番号:特願平10-229650
出願人:日本電気株式会社
-
薄膜トランジスタ及びその作製方法
公報種別:公開公報
出願番号:特願平3-174541
出願人:株式会社半導体エネルギー研究所
-
特開平4-070820
全件表示
前のページに戻る