特許
J-GLOBAL ID:201303074708296122
アレイ基板およびそれを用いた表示装置ならびにアレイ基板の製造方法
発明者:
出願人/特許権者:
代理人 (3件):
河村 洌
, 藤森 洋介
, 谷 征史
公報種別:特許公報
出願番号(国際出願番号):特願2000-183034
公開番号(公開出願番号):特開2002-006773
特許番号:特許第4777500号
出願日: 2000年06月19日
公開日(公表日): 2002年01月11日
請求項(抜粋):
【請求項1】 複数の画素電極が形成された表示領域と、
該画素電極間に配設された走査線と、
該走査線と並行して配設された前記走査線と同一層の導電膜で形成された補助容量線と、
前記走査線および前記補助容量線と絶縁膜を介して交差する信号線と、
該信号線と並行して配設され、かつ前記補助容量線を延在させて電気的に接続された前記補助容量線と同一層の導電膜で形成された集合補助容量線と、
共通信号が入力される端子部と、
前記集合補助容量線とは異なる層に別体として形成された導電膜で形成され、かつ前記集合補助容量線と共通信号が入力される端子部とを前記画素電極と同一層で形成される接続パターンを介して電気的に接続する引き出し補助容量線と、
走査信号が入力される端子部と、
前記走査線とは異なる層に別体として形成された導電膜で形成され、かつ前記走査線と該走査信号が入力される端子部とを前記画素電極と同一層で形成される接続パターンを介して電気的に接続する引き出し走査線と、
を備え、
前記引き出し走査線は、前記表示領域と前記集合補助容量線との間の領域で前記走査線と電気的に接続されている
ことを特徴とするアレイ基板。
IPC (4件):
G09F 9/30 ( 200 6.01)
, G02F 1/1343 ( 200 6.01)
, G02F 1/1368 ( 200 6.01)
, H01L 29/786 ( 200 6.01)
FI (4件):
G09F 9/30 330 Z
, G02F 1/134
, G02F 1/136
, H01L 29/78 612 C
引用特許:
審査官引用 (7件)
-
表示装置用アレイ基板及びその製造方法
公報種別:公開公報
出願番号:特願平8-260572
出願人:株式会社東芝
-
特開平3-232274
-
表示装置
公報種別:公開公報
出願番号:特願平10-173837
出願人:カシオ計算機株式会社
全件表示
前のページに戻る