特許
J-GLOBAL ID:201503099705513421
送信回路、通信システム及び及び通信方法
発明者:
,
出願人/特許権者:
代理人 (3件):
青木 篤
, 伊坪 公一
, 樋口 外治
公報種別:公開公報
出願番号(国際出願番号):特願2013-155549
公開番号(公開出願番号):特開2015-026986
出願日: 2013年07月26日
公開日(公表日): 2015年02月05日
要約:
【課題】従来の回路との互換性がある低消費電力送信回路を提供することを目的とする。【解決手段】送信回路1は、出力が接続される第1ドライバ回路30と第2ドライバ回路31とを有する。第1ドライバ回路30は、第1状態では、所定周期長のデータレートの第1デジタル信号が入力され、第1デジタル信号に応じた信号を出力する。また、第1ドライバ回路30は、第2状態では、第1デジタル信号と、第2デジタル信号とを第1デジタル信号のデータレートの2倍のデータレートで交互に組み合わせた第3デジタル信号が入力され、第3デジタル信号に応じた信号を出力する。第2デジタル信号は、第1デジタル信号に対して所定周期長の1/2シフトした所定周期長のデータレートである。第2ドライバ回路31は、第1状態では、第2デジタル信号が入力され、第2デジタル信号に応じた信号を出力し、第2状態では、第3デジタル信号に応じた信号を出力する。【選択図】図6
請求項(抜粋):
所定周期長のデータレートの第1デジタル信号と、前記第1デジタル信号に対して前記所定周期長の1/2シフトした前記所定周期長のデータレートの第2デジタル信号とを前記第1デジタル信号のデータレートの2倍のデータレートで交互に組み合わせた第3デジタル信号を出力するマルチプレクサと、
第1状態では、前記第1デジタル信号を出力し、前記第1状態と異なる第2状態では、前記第3デジタル信号を出力する第1選択部と、
前記第1状態では、前記第2デジタル信号を出力し、前記第2状態では、前記第3デジタル信号を出力する第2選択部と、
前記第1選択部から出力される信号に応じた信号を出力する第1ドライバ回路と、
前記第1ドライバ回路と出力が接続された第2ドライバ回路であって、前記第2選択部から出力される信号に応じた信号を出力する第2ドライバ回路と、
を有することを特徴とする送信回路。
IPC (2件):
FI (2件):
Fターム (7件):
5K029AA11
, 5K029BB03
, 5K029CC04
, 5K029DD12
, 5K029DD22
, 5K029GG07
, 5K029GG10
引用特許:
前のページに戻る