特許
J-GLOBAL ID:201603002014911395

高周波増幅器

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人 志賀国際特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2014-139270
公開番号(公開出願番号):特開2016-019068
出願日: 2014年07月07日
公開日(公表日): 2016年02月01日
要約:
【課題】各素子及び各配線を適切にレイアウトし、電源配線を簡略化して発振やスプリアスを抑制した高周波増幅器を提供する。【解決手段】高周波増幅器1は、第1及び第2端子11,16と、第1〜第4整合回路31〜34と、第1及び第2トランジスタ21,22とを持つ。第1トランジスタは、第1端子に入力された高周波信号を増幅する。第2トランジスタは、第1トランジスタの出力信号を少なくとも第2整合回路とキャパシタ52と第3整合回路とを介して入力して増幅する。第2端子は、第2トランジスタの出力信号を第4整合回路を介して出力する。第1端子と、第1整合回路と、第1トランジスタと、第2整合回路とが、この並びで、整列して配置される。第3整合回路と、第2トランジスタと、第4整合回路と、第2端子とが、この並びで、第1端子、第1整合回路、第1トランジスタ及び第2整合回路が整列する列と並列に整列して配置される。【選択図】図1
請求項(抜粋):
第1端子と、 第1整合回路と、 前記第1端子に入力された高周波信号を前記第1整合回路を介して入力して増幅する第1トランジスタと、 前記第1トランジスタの出力に接続された第2整合回路と、 第3整合回路と、 前記第1トランジスタの出力信号を少なくとも前記第2整合回路とキャパシタと前記第3整合回路とを介して入力して増幅する第2トランジスタと、 前記第2トランジスタの出力に接続された第4整合回路と、 前記第2トランジスタの出力信号を前記第4整合回路を介して出力する第2端子と を備え、 前記第1端子と、前記第1整合回路と、前記第1トランジスタと、前記第2整合回路とが、この並びで、整列して配置され、 前記第3整合回路と、前記第2トランジスタと、前記第4整合回路と、前記第2端子とが、この並びで、前記第1端子、前記第1整合回路、前記第1トランジスタ及び前記第2整合回路が整列する列と並列に整列して配置された 高周波増幅器。
IPC (1件):
H03F 3/19
FI (1件):
H03F3/19
Fターム (11件):
5J500AA01 ,  5J500AC54 ,  5J500AF16 ,  5J500AH09 ,  5J500AH25 ,  5J500AH29 ,  5J500AH33 ,  5J500AM08 ,  5J500AQ04 ,  5J500AS13 ,  5J500LV07
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る