特許
J-GLOBAL ID:201603005032756916

演算処理装置、情報処理装置及び情報処理装置の制御方法

発明者:
出願人/特許権者:
代理人 (2件): 平川 明 ,  高田 大輔
公報種別:特許公報
出願番号(国際出願番号):特願2013-062811
公開番号(公開出願番号):特開2014-186675
特許番号:特許第6036457号
出願日: 2013年03月25日
公開日(公表日): 2014年10月02日
請求項(抜粋):
【請求項1】 他の演算処理装置に接続される演算処理装置において、 自装置が管理する第1のデータと前記他の演算処理装置が管理する前記他の演算処理装置から取得した第2のデータとを用いて演算処理を行う演算処理部と、 前記第1のデータと第3のデータとを記憶するメインメモリと、 前記演算処理部を動作状態又は非動作状態に設定する設定部と、前記第1のデータと前記第2のデータと前記第3のデータとを保持するキャッシュメモリとを有し、前記設定部が前記演算処理部を動作状態に設定した場合、前記他の演算処理装置から前記第3のデータが要求された結果、前記キャッシュメモリにキャッシュミスが発生したとき、要求された前記第3のデータをメインメモリから読み出し、読み出した前記第3のデータを前記キャッシュメモリに保持することなく前記他の演算処理装置に送信し、前記設定部が前記演算処理部を非動作状態に設定した場合、前記他の演算処理装置から前記第3のデータが要求された結果、前記キャッシュメモリにキャッシュミスが発生したとき、要求された前記第3のデータを前記メインメモリから読み出して前記キャッシュメモリに保持するとともに、読み出した前記第3のデータを前記他の演算処理装置に送信する制御部と、 を有することを特徴とする演算処理装置。
IPC (2件):
G06F 12/08 ( 201 6.01) ,  G06F 12/0802 ( 201 6.01)
FI (5件):
G06F 12/08 513 ,  G06F 12/08 515 Z ,  G06F 12/08 501 Z ,  G06F 12/08 551 C ,  G06F 12/08 579
引用特許:
審査官引用 (3件)

前のページに戻る