特許
J-GLOBAL ID:201603013123792276
乗算回路及びその乗算方法
発明者:
出願人/特許権者:
代理人 (2件):
土井 健二
, 林 恒徳
公報種別:公開公報
出願番号(国際出願番号):特願2014-169142
公開番号(公開出願番号):特開2016-045685
出願日: 2014年08月22日
公開日(公表日): 2016年04月04日
要約:
【課題】簡単な回路で並列モードの乗算を行う。【解決手段】乗算回路は,乗数の組合せをデコードするブースデコーダ11と,デコード結果に応じて被乗数と前記乗数の部分積を生成するブースセレクタ12とを有する部分積生成回路と,複数の部分積を並列に加算するキャリー保存加算器をツリー状に配置し,所定段の前記キャリー保存加算器が出力する加算データとキャリーデータを後段の前記キャリー保存加算器が加算する部分積加算回路と,複数のデータを並列に乗算する並列モードで,上位側の並列データのデコード結果に応じて補正加算すべき補正ホットビットを生成する補正ホットビット生成部とを有する。【選択図】図6
請求項(抜粋):
乗数の組合せをデコードするブースデコーダと,デコード結果に応じて被乗数と前記乗数の部分積を生成するブースセレクタとを有する部分積生成回路と,
複数の前記部分積を並列に加算するキャリー保存加算器をツリー状に配置し,所定段の前記キャリー保存加算器が出力する加算データとキャリーデータを後段の前記キャリー保存加算器が加算する部分積加算回路と,
複数のデータを並列に乗算する並列モードで,上位側の並列データのデコード結果に応じて補正加算すべき補正ホットビットを生成する補正ホットビット生成部とを有し,
前記部分積加算回路は,前記並列モードで,下位側の並列データを入力し第1の加算データ及び第1のキャリーデータを生成する第1のキャリー保存加算器と,上位側の並列データを入力し第2の加算データ及び第2のキャリーデータを生成する第2のキャリー保存加算器と,前記第1の加算データ及び第1のキャリーデータと前記第2の加算データ及び第2のキャリーデータとを加算する第3のキャリー保存加算器と,前記並列モードで,前記上位側の並列データに前記補正ホットビットを加算する補正ホットビット加算回路を有する乗算回路。
IPC (1件):
FI (1件):
引用特許:
出願人引用 (5件)
-
特許第8037119号
-
乗算器/アキュムレ-タ・ユニット
公報種別:公開公報
出願番号:特願平11-321529
出願人:テキサスインスツルメンツインコーポレイテツド
-
乗算装置
公報種別:公開公報
出願番号:特願平8-309093
出願人:株式会社リコー
-
並列乗算論理回路
公報種別:公開公報
出願番号:特願平7-202804
出願人:エスジェーエス-トムソンミクロエレクトロニクスソシエテアノニム
-
乗算器
公報種別:公開公報
出願番号:特願平4-158255
出願人:三菱電機株式会社
全件表示
前のページに戻る