研究者
J-GLOBAL ID:201801017403644348
更新日: 2024年01月17日
河合 浩行
KAWAI HIROYUKI
この研究者にコンタクトする
直接研究者へメールで問い合わせることができます。
論文 (6件):
Masanori Hayashikoshi, Hideyuki Noda, Hiroyuki Kawai, Yasumitsu Murai, Sugako Otani, Koji Nii, Yoshio Matsuda, Hiroyuki Kondo. Low-Power Multi-Sensor System with Power Management and Nonvolatile Memory Access Control for IoT Applications. IEEE Trans. Multi Scale Comput. Syst. 2018. 4. 4. 784-792
Masanori Hayashikoshi, Hideyuki Noda, Hiroyuki Kawai, Hiroyuki Kondo. Low-Power Multi-Sensor System with Normally-off Sensing Technology for IoT Applications. 2016 INTERNATIONAL SOC DESIGN CONFERENCE (ISOCC). 2016. 195-196
Yohei Nakata, Yuta Kimi, Shunsuke Okumura, Jinwook Jung, Takuya Sawada, Taku Toshikawa, Makoto Nagata, Hirofumi Nakano, Makoto Yabuuchi, Hidehiro Fujiwara, et al. A 40-nm Resilient Cache Memory for Dynamic Variation Tolerance Delivering ×91 Failure Rate Improvement under 35% Supply Voltage Fluctuation. IEICE Transactions. 2014. E97C. 4. 332-341
Isamu Hayashi, Teruhiko Amano, Naoya Watanabe, Yuji Yano, Yasuto Kuroda, Masaya Shirata, Katsumi Dosaka, Koji Nii, Hideyuki Noda, Hiroyuki Kawai. A 250-MHz 18-Mb Full Ternary CAM With Low-Voltage Matchline Sensing Scheme in 65-nm CMOS. IEEE JOURNAL OF SOLID-STATE CIRCUITS. 2013. 48. 11. 2671-2680
Hidehiro Fujiwara, Makoto Yabuuchi, Yasumasa Tsukamoto, Hirofumi Nakano, Toru Owada, Hiroyuki Kawai, Koji Nii. A stable chip-ID generating physical uncloneable function using random address errors in SRAM. International System on Chip Conference. 2012. 143-147
もっと見る
MISC (13件):
木美 雄太, 中田 洋平, 奥村 俊介, 鄭 晋旭, 澤田 卓也, 利川 托, 永田 真, 中野 博文, 藪内 誠, 藤原 英弘, et al. 動作環境の動的変動を考慮した動作マージン拡大機能を有する自律制御キャッシュ(ポスターセッション,学生・若手研究会). 電子情報通信学会技術研究報告. ICD, 集積回路. 2014. 113. 419. 59-59
藤原 英弘, 藪内 誠, 塚本 康正, 中野 裕文, 大和田 徹, 河合 浩行, 新居 浩二. SRAMのランダムアドレスエラーを用いたPUFの安定化向上手法 (集積回路). 電子情報通信学会技術研究報告 : 信学技報. 2012. 112. 365. 91-95
藤原 英弘, 藪内 誠, 中野 裕文, 河合 浩行, 新居 浩二, 有本 和民. SRAMとオンチップメモリ BIST を用いたチップ固有ID生成回路. 電子情報通信学会技術研究報告. ICD, 集積回路. 2012. 112. 15. 91-95
新居 浩二, 薮内 誠, 藤原 英弘, 中野 博文, 石原 和哉, 河合 浩行, 有本 和民. 細粒度アシストバイアス制御によるR/W動作マージン改善を図ったディペンダブルな低電圧SRAM. 電子情報通信学会技術研究報告. SDM, シリコン材料・デバイス. 2011. 111. 187. 103-108
新居 浩二, 薮内 誠, 藤原 英弘, 中野 博文, 石原 和哉, 河合 浩行, 有本 和民. 細粒度アシストバイアス制御によるR/W動作マージン改善を図ったディペンダブルな低電圧SRAM. 電子情報通信学会技術研究報告. ICD, 集積回路. 2011. 111. 188. 103-108
もっと見る
特許 (44件):
制御レジスタ及びプロセッサ
浮動小数点加算器
累乗演算装置
リソース競合チェック装置
データ処理装置及びプログラム実行方式
もっと見る
講演・口頭発表等 (7件):
動作環境の動的変動を考慮した動作マージン拡大機能を有する自律制御キャッシュ(ポスターセッション,学生・若手研究会)
(電子情報通信学会技術研究報告. ICD, 集積回路 2014)
Challenge for the Normally-off Computing
(The 3rd IEICE International Conference on Integrated Circuits and Devices in Vietnam (ICDV 2012) 2012)
ジオメトリエンジン(IMPAC-GE)のアーキテクチャ
(電子情報通信学会総合大会講演論文集 2000)
SIMD型画像認識プロセサLSIの開発【2】 : 前処理におけるアドレス生成方法とデータフロー
(電子情報通信学会総合大会講演論文集 1995)
SIMD型画像認識プロセサLSIの開発【1】 : アーキテクチャ概要
(電子情報通信学会総合大会講演論文集 1995)
もっと見る
経歴 (1件):
2018/04 - 現在 徳島文理大学 理工学部 機械創造工学科 教授・学科長
※ J-GLOBALの研究者情報は、
researchmap
の登録情報に基づき表示しています。 登録・更新については、
こちら
をご覧ください。
前のページに戻る
TOP
BOTTOM