特許
J-GLOBAL ID:201803001115978626

電子機器

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2018-018151
公開番号(公開出願番号):特開2018-101436
出願日: 2018年02月05日
公開日(公表日): 2018年06月28日
要約:
【課題】複数の回路に対する電源供給を個別に制御する。【解決手段】CPUと、CPUの演算処理の際に、データの読み出し及び書き込みが行われるメモリと、CPUの演算処理により生成されるデータ信号を変換して出力信号を生成する信号処理回路と、CPUに対する電源電圧の供給を制御する第1の電源供給制御スイッチと、メモリに対する電源電圧の供給を制御する第2の電源供給制御スイッチと、信号処理回路に対する電源電圧の供給を制御する第3の電源供給制御スイッチと、入力信号、CPUから入力される命令信号、及び信号処理回路から入力される命令信号に従って第1乃至第3の電源供給制御スイッチのそれぞれを個別に制御する機能を少なくとも有するコントローラと、を有する。【選択図】図1
請求項(抜粋):
入力装置と、出力装置と、CPUと、メモリと、信号処理回路と、コントローラと、を有し、 前記CPUは、第1のトランジスタに電気的に接続され、 前記メモリは、第2のトランジスタに電気的に接続され、 前記信号処理回路は、第3のトランジスタに電気的に接続され、 前記第1乃至第3のトランジスタの各々は、電源に電気的に接続され、 前記コントローラは、前記第1乃至第3のトランジスタと電気的に接続され、 前記コントローラは、前記第1乃至第3のトランジスタを個別に制御する機能を有し、 前記入力装置が信号を出力した後、前記CPUへの電源電圧の供給を開始し、 前記メモリに対する電源電圧の供給を開始し、 前記入力装置の出力信号を前記CPUに入力し、 前記CPUにより、前記入力装置の出力信号に含まれるデータと前記メモリのデータとに基づいて演算処理を行い、 前記信号処理回路に対する電源電圧の供給を開始し、 前記CPUの演算結果を前記信号処理回路に出力し、 前記メモリに対する電源電圧の供給を停止し、 前記CPUに対する電源電圧の供給を停止し、 前記信号処理回路が前記演算結果を出力装置に出力する信号に変換し、 前記信号処理回路に対する電源電圧の供給を停止することを特徴とする電子機器。
IPC (10件):
G06F 15/78 ,  H01L 29/786 ,  H01L 21/824 ,  H01L 27/108 ,  H01L 27/115 ,  H01L 21/336 ,  H01L 29/788 ,  H01L 29/792 ,  G06F 1/32 ,  G06F 1/26
FI (12件):
G06F15/78 517 ,  H01L29/78 618B ,  H01L29/78 613B ,  H01L27/108 621Z ,  H01L27/108 321 ,  H01L27/108 671C ,  H01L27/1156 ,  H01L29/78 371 ,  G06F15/78 530 ,  G06F1/32 B ,  G06F1/26 334D ,  G06F1/26 331E
Fターム (95件):
5B011DA01 ,  5B011DA06 ,  5B011DB21 ,  5B011DC01 ,  5B011EA01 ,  5B011EA02 ,  5B011EA10 ,  5B011EB01 ,  5B011EB03 ,  5B011MB06 ,  5B062AA05 ,  5B062HH04 ,  5F083AD02 ,  5F083AD21 ,  5F083AD69 ,  5F083EP02 ,  5F083EP21 ,  5F083ER21 ,  5F083GA01 ,  5F083GA05 ,  5F083GA09 ,  5F083GA10 ,  5F083HA06 ,  5F083JA02 ,  5F083JA05 ,  5F083JA19 ,  5F083JA36 ,  5F083JA37 ,  5F083JA38 ,  5F083JA39 ,  5F083JA40 ,  5F083JA56 ,  5F083JA60 ,  5F101BA01 ,  5F101BB01 ,  5F101BD12 ,  5F101BD30 ,  5F101BE07 ,  5F110AA09 ,  5F110BB05 ,  5F110BB20 ,  5F110CC02 ,  5F110CC07 ,  5F110DD01 ,  5F110DD05 ,  5F110DD12 ,  5F110DD13 ,  5F110DD14 ,  5F110DD15 ,  5F110DD21 ,  5F110DD25 ,  5F110EE02 ,  5F110EE03 ,  5F110EE04 ,  5F110EE32 ,  5F110EE38 ,  5F110EE48 ,  5F110FF01 ,  5F110FF02 ,  5F110FF03 ,  5F110FF04 ,  5F110FF36 ,  5F110GG01 ,  5F110GG02 ,  5F110GG03 ,  5F110GG12 ,  5F110GG13 ,  5F110GG14 ,  5F110GG15 ,  5F110GG17 ,  5F110GG28 ,  5F110GG33 ,  5F110GG34 ,  5F110GG43 ,  5F110GG45 ,  5F110GG58 ,  5F110HJ01 ,  5F110HK02 ,  5F110HK03 ,  5F110HK04 ,  5F110HK21 ,  5F110HK42 ,  5F110HM02 ,  5F110NN22 ,  5F110NN23 ,  5F110NN24 ,  5F110NN40 ,  5F110NN62 ,  5F110NN65 ,  5F110NN66 ,  5F110NN72 ,  5F110NN74 ,  5F110NN78 ,  5F110QQ17 ,  5F110QQ19
引用特許:
出願人引用 (18件)
全件表示
審査官引用 (13件)
  • 半導体装置
    公報種別:公開公報   出願番号:特願2007-091365   出願人:株式会社ルネサステクノロジ
  • 情報処理装置および情報処理方法
    公報種別:公開公報   出願番号:特願2004-362539   出願人:セイコーエプソン株式会社
  • 集積回路装置
    公報種別:公開公報   出願番号:特願2007-310949   出願人:富士通マイクロエレクトロニクス株式会社
全件表示

前のページに戻る