特許
J-GLOBAL ID:202103005038034858
メモリアクセス動作中に、メモリの複数のメモリプレーンに同時にアクセスするための装置および方法
発明者:
,
,
出願人/特許権者:
代理人 (4件):
青木 宏義
, 天田 昌行
, 大菅 義之
, 野村 泰久
公報種別:特許公報
出願番号(国際出願番号):特願2019-105469
公開番号(公開出願番号):特開2019-169234
特許番号:特許第6931674号
出願日: 2019年06月05日
公開日(公表日): 2019年10月03日
請求項(抜粋):
【請求項1】 複数のメモリプレーンを含むメモリアレイであって、前記複数のメモリプレーンの各々は、複数のメモリセルを含む、メモリアレイと、
複数のグローバルアクセス線デコーダ回路であって、前記複数のグローバルアクセス線デコーダ回路のうちの一つのグローバルアクセス線デコーダ回路は、対応するグローバルアクセス線バスを介して、前記複数のメモリプレーンのうちの対応する一つに結合され、メモリアクセス動作中に、前記グローバルアクセス線デコーダ回路は、前記対応するグローバルアクセス線バスの複数のグローバルアクセス線のうちの一つに読み出しレベル電圧信号を提供し、かつ、前記対応するグローバルアクセス線バスの前記複数のグローバルアクセス線の残りの各グローバルアクセス線に対応するパス電圧信号を提供するように構成される、複数のグローバルアクセス線デコーダ回路と、
複数の読み出しレベル電圧レギュレータ回路であって、前記複数の読み出しレベル電圧レギュレータ回路のうちの一つの読み出しレベル電圧レギュレータ回路は、前記グローバルアクセス線デコーダ回路に結合され、前記読み出しレベル電圧信号を提供するように構成される、複数の読み出しレベル電圧レギュレータ回路と、
前記グローバルアクセス線デコーダ回路に結合され、前記対応するパス電圧信号を提供するように構成されたパス電圧レギュレータ回路と、
前記複数のメモリプレーンの二つ以上に同時のメモリアクセス動作を実施するように構成されたコントローラであって、前記同時のメモリアクセス動作中に、前記コントローラは、対応するページ種類に関連付けられた電圧プロファイルを各々有する対応する読み出しレベル電圧信号を提供するために、前記複数の読み出しレベル電圧レギュレータ回路の二つ以上を制御するように構成され、前記メモリアクセス動作中に、前記コントローラは、個々のページ種類に関連付けられた対応する電圧プロファイルを有する前記対応するパス電圧信号を提供するために、前記パス電圧レギュレータ回路を制御するようにさらに構成された、コントローラと、
を含み、
前記同時のメモリアクセス動作は第一のページ種類と第二のページ種類とを少なくとも含み、
前記コントローラは、前記複数のグローバルアクセス線デコーダ回路の各々で共通である読み出しレベル電圧信号であって、前記第一及び前記第二のページ種類の各々に関連付けられた電圧プロファイルが時系列に並べられた時系列電圧プロファイルに対応する時系列の読み出しレベル電圧信号である共通読み出しレベル電圧信号を提供するために、前記複数の読み出しレベル電圧レギュレータ回路の二つを制御し、
前記第一のページ種類に関連付けられた第一の電圧プロファイルは、読み出しレベル電圧信号として、第一の電圧値と、前記第一の電圧値よりも高い電圧値である第三の電圧値とを時系列で続けて提供することを表しており、
前記第二のページ種類に関連付けられた第二の電圧プロファイルは、読み出しレベル電圧信号として、前記第一の電圧値よりも高く、且つ、前記第三の電圧値よりも低い電圧値である第二の電圧値を提供することを表しており、
前記コントローラは、前記複数の読み出しレベル電圧レギュレータ回路の前記二つを制御して、時系列で前記第一の電圧値と前記第三の電圧値との間に前記第二の電圧値を配した読み出しレベル電圧信号を前記共通読み出しレベル電圧信号として提供する、
装置。
IPC (4件):
G11C 16/26 ( 200 6.01)
, G11C 16/08 ( 200 6.01)
, G11C 11/56 ( 200 6.01)
, G11C 16/30 ( 200 6.01)
FI (4件):
G11C 16/26 100
, G11C 16/08 120
, G11C 11/56 220
, G11C 16/30 120
引用特許:
前のページに戻る