Pat
J-GLOBAL ID:200903001080522128
半導体装置及び基板の製造方法
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
伊東 忠彦
Gazette classification:公開公報
Application number (International application number):2000075505
Publication number (International publication number):2001185653
Application date: Mar. 17, 2000
Publication date: Jul. 06, 2001
Summary:
【要約】【課題】本発明は基板上に半導体素子が搭載された構成を有する半導体装置に関し、配線層及びビアの高密度化,高信頼性化,及び低コスト化を図ることを課題とする。【解決手段】有機絶縁基板層15A 〜15C とフィルム状接着剤層16A 〜16C が交互に積層されると共に層内に形成された配線層17A 〜17C をビア18A 〜18C を用いて層間接続する構成とされた多層フレキシブル基板12A と、これに搭載される半導体素子11とを有する半導体装置において、ビア18A 〜18C を有機絶縁基板層15A 〜15C 及びフィルム状接着剤層16A 〜16C を貫通して形成されたビア孔23と、このビア孔23内に配設された金属ビア材26とにより構成し、更にビア孔23内における金属ビア材26が同一材質である構成とする。
Claim (excerpt):
有機絶縁基板層と接着剤層が交互に積層されると共に、ビアを用いて層内に形成された配線を層間接続する構成とされた基板と、該基板に搭載される半導体素子とを有する半導体装置において、前記ビアは、前記有機絶縁基板層及び前記接着剤層を貫通して形成されたビア孔と、該ビア孔内に配設された金属ビア材とにより構成され、かつ、前記ビア孔内における前記金属ビア材は、同一材質であることを特徴とする半導体装置。
IPC (4):
H01L 23/12
, H01L 23/28
, H05K 3/00
, H05K 3/46
FI (6):
H01L 23/28 C
, H05K 3/00 N
, H05K 3/46 N
, H05K 3/46 X
, H01L 23/12 L
, H01L 23/12 N
F-Term (22):
4M109AA01
, 4M109BA05
, 4M109CA04
, 4M109DB07
, 5E346AA12
, 5E346AA15
, 5E346AA16
, 5E346AA22
, 5E346AA43
, 5E346BB01
, 5E346CC08
, 5E346CC31
, 5E346DD24
, 5E346EE42
, 5E346FF14
, 5E346FF35
, 5E346GG15
, 5E346GG17
, 5E346GG22
, 5E346HH07
, 5E346HH25
, 5E346HH26
Patent cited by the Patent:
Cited by examiner (4)
-
回路基板および多層回路基板
Gazette classification:公開公報
Application number:特願平7-232269
Applicant:新光電気工業株式会社
-
多層回路基板及びその製造方法
Gazette classification:公開公報
Application number:特願平10-002195
Applicant:株式会社日立製作所, 日立電線株式会社
-
半導体パッケージ製造方法
Gazette classification:公開公報
Application number:特願平9-076171
Applicant:株式会社日立製作所, アキタ電子株式会社
-
多層電子部品搭載用基板の製造方法
Gazette classification:公開公報
Application number:特願平4-290700
Applicant:イビデン株式会社
Show all
Return to Previous Page