Pat
J-GLOBAL ID:200903031301414593
パターン形成方法及び薄膜トランジスタの製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
浜田 治雄
Gazette classification:公開公報
Application number (International application number):2006263631
Publication number (International publication number):2007059926
Application date: Sep. 27, 2006
Publication date: Mar. 08, 2007
Summary:
【課題】フォトリソ工程を簡便に削減できるパター形成方法を考案し、液晶表示装置の製造工程を大幅に削減できるTFTの新しい製造方法を提供する。【解決手段】TFTを構成する材料膜を絶縁膜基板上に積層して成膜してから、膜厚が互いに異なる複数の領域を有するレジストマスクを上記材料膜の最上層にパターニングして形成する。そして、このレジストマスクを用いたリフトオフの方法で導電体膜のパターン形成を行う。あるいは、別に形成した膜厚が互いに異なる複数の領域を有するレジストマスクをエッチングマスクにして積層した材料膜のうち複数の材料膜を順次に加工する。このような新規なパターン形成方法および加工方法により、従来の技術で5回のフォトリソ工程で製造していた液晶表示装置を2回あるいは3回のフォトリソ工程で製造する。【選択図】図1
Claim (excerpt):
絶縁基板上に下層電極を形成し前記下層電極を被覆して絶縁膜を成膜する工程と、複数の厚さを有するようにパターニングしたレジストマスクであって膜厚の薄い領域を第1部分とし膜厚の厚い領域を少なくとも第1部分より膜べりが少ない第2部分とし前記第1部分に開口が形成された前記レジストマスクを前記絶縁膜表面に形成する工程と、前記レジストマスクをエッチングマスクにして前記絶縁膜をエッチングし前記開口部に前記下部電極の表面に達するコンタクト孔を形成する工程と、続いて前記第1部分をエッチング除去した後残存する前記第2部分を被覆して全面に導電体膜を成膜する工程と、前記導電体膜の成膜後において前記第2部分を除去することでリフトオフにより前記導電体膜をパターニングする工程と、を含むことを特徴とするパターン形成方法。
IPC (7):
H01L 21/320
, H01L 21/768
, H01L 21/336
, H01L 29/786
, H01L 21/306
, G09F 9/30
, G09F 9/00
FI (7):
H01L21/88 G
, H01L21/90 A
, H01L29/78 627C
, H01L29/78 616K
, H01L21/302 104H
, G09F9/30 338
, G09F9/00 338
F-Term (68):
5C094AA43
, 5C094AA46
, 5C094BA03
, 5C094BA43
, 5C094GB10
, 5F004AA16
, 5F004DA01
, 5F004DA26
, 5F004DB26
, 5F004DB27
, 5F004EA38
, 5F033HH17
, 5F033HH18
, 5F033HH19
, 5F033HH20
, 5F033HH38
, 5F033JJ18
, 5F033JJ19
, 5F033JJ20
, 5F033JJ38
, 5F033KK01
, 5F033KK05
, 5F033KK18
, 5F033KK19
, 5F033KK20
, 5F033PP15
, 5F033PP21
, 5F033QQ01
, 5F033QQ08
, 5F033QQ09
, 5F033QQ10
, 5F033QQ15
, 5F033QQ19
, 5F033QQ26
, 5F033QQ29
, 5F033QQ31
, 5F033QQ34
, 5F033QQ35
, 5F033QQ37
, 5F033QQ41
, 5F033VV06
, 5F033VV15
, 5F033XX33
, 5F110AA16
, 5F110BB01
, 5F110CC07
, 5F110DD02
, 5F110EE04
, 5F110EE38
, 5F110FF03
, 5F110GG02
, 5F110GG15
, 5F110GG24
, 5F110HK04
, 5F110HK09
, 5F110HK16
, 5F110HK21
, 5F110HL07
, 5F110HL14
, 5F110NN04
, 5F110NN24
, 5F110QQ01
, 5F110QQ02
, 5F110QQ14
, 5G435AA17
, 5G435BB12
, 5G435KK05
, 5G435KK10
Patent cited by the Patent:
Cited by applicant (2)
-
薄膜トランジスタの製造方法
Gazette classification:公開公報
Application number:特願平10-116918
Applicant:鹿児島日本電気株式会社
-
薄膜パターンの形成方法
Gazette classification:公開公報
Application number:特願平6-055209
Applicant:京セラ株式会社
Cited by examiner (6)
-
特開平3-278432
-
薄膜トランジスタ型液晶表示装置およびその製造方法
Gazette classification:公開公報
Application number:特願平9-226865
Applicant:株式会社フロンテック
-
薄膜トランジスタの製造方法
Gazette classification:公開公報
Application number:特願平10-116918
Applicant:鹿児島日本電気株式会社
-
特開平1-293620
-
薄膜のパターニング方法
Gazette classification:公開公報
Application number:特願平8-318396
Applicant:シャープ株式会社
-
特開昭64-076723
Show all
Return to Previous Page