Pat
J-GLOBAL ID:200903044407140462

半導体装置およびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 梶原 辰也
Gazette classification:公開公報
Application number (International application number):1995231968
Publication number (International publication number):1997064244
Application date: Aug. 17, 1995
Publication date: Mar. 07, 1997
Summary:
【要約】【目的】 配線基板を支持フレームに固定した接着部領域に発生する応力を抑止ないしは抑制できる半導体装置を提供する。【構成】 製造に際して配線基板10に接着材層16によって接着された支持フレーム2の接着部6が樹脂封止体25に樹脂封止されているBGA・IC28において、接着部6の設計上の面積を1.4mm2 に設定する。【効果】 通常の樹脂封止パッケージの信頼性に要求される吸湿時間の下では、BGA・IC28がリフローはんだ付け処理されても接着部近傍界面における剥離を発生するのを防止できるため、配線基板10にクラックが発生するのを未然に防止できる。
Claim (excerpt):
半導体ペレットが配線基板の一主面に配置されて内部端子群に電気的に接続されているとともに、配線基板の半導体ペレット側主面が半導体ペレットを含めて樹脂封止体によって樹脂封止されており、外部端子群が配線基板の反対側主面に配置されている半導体装置において、前記配線基板の半導体ペレット側主面の複数箇所に接着部が接着材層によって接着されており、各接着部の面積は目標としての値が0.5mm2 以上で3.1mm2 以下に設定されていることを特徴とする半導体装置。
IPC (2):
H01L 23/28 ,  H01L 21/56
FI (2):
H01L 23/28 Z ,  H01L 21/56 R
Patent cited by the Patent:
Cited by examiner (7)
Show all

Return to Previous Page