Pat
J-GLOBAL ID:200903050869580310

電子部品実装体及びその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 杉村 次郎
Gazette classification:公開公報
Application number (International application number):1998198126
Publication number (International publication number):2000021935
Application date: Jun. 30, 1998
Publication date: Jan. 21, 2000
Summary:
【要約】【課題】 COF(Chip On Film)と呼ばれるLSI等からなる半導体チップの実装技術において、特に封止機能が損なわれることがなく、また製造工程数を少なくする。【解決手段】 フィルム基板21の上面には外部接続パッド22、25、半導体チップ用接続パッド23、26及びその間の引き回し線24、27が形成されている。フィルム基板21の上面において両外部接続パッド22、25の部分を除く部分には熱可塑性樹脂からなる封止兼保護膜28が形成されている。半導体チップ29の金バンプ30、31は封止兼保護膜28中に減り込み、半導体チップ用接続パッド23、26に接続されている。この場合、フィルム基板21が半導体チップ29の近傍で折り曲げられても、封止兼保護膜28が剥離することがなく、また封止兼保護膜28のみを形成すればよい。
Claim (excerpt):
一の面に電子部品用接続パッド、外部接続パッド及びその間の引き回し線が設けられたフィルム基板と、前記フィルム基板の電子部品用接続パッドの部分に該電子部品用接続パッドに接続されて搭載された電子部品と、前記電子部品と前記フィルム基板との間に介在されているとともに前記フィルム基板の引き回し線の部分を覆う封止兼保護膜とを具備することを特徴とする電子部品実装体。
F-Term (3):
4M105AA03 ,  4M105BB11 ,  4M105GG16
Patent cited by the Patent:
Cited by examiner (3)

Return to Previous Page