Pat
J-GLOBAL ID:200903052057872018

誘電体キャパシタおよびその製造方法並びにそれを用いた誘電体メモリ

Inventor:
Applicant, Patent owner:
Agent (1): 藤島 洋一郎
Gazette classification:公開公報
Application number (International application number):1999018982
Publication number (International publication number):1999289058
Application date: Jan. 27, 1999
Publication date: Oct. 19, 1999
Summary:
【要約】 (修正有)【課題】 電極材料として白金のように安定した物質を用いた場合でも加工が容易であり、製造工程を簡略化することができる誘電体キャパシタの製造方法を提供する。【解決手段】 層間絶縁膜17上にフォトレジスト膜を形成し、このフォトレジスト膜30をマスクとして等方性エッチングを行い、溝部17a,17bを形成する。白金(Pt)からなる下部電極層18、強誘電体材料からなる誘電体膜19および白金(Pt)からなる上部電極20をそれぞれ例えばスパッタ法またはCVD法によって順次形成する。次いで、層間絶縁膜17を終点検出層として、下部電極層18、誘電体膜層19および上部電極層20のうち溝部17a,17b以外の領域部分をCMP法により選択的に除去すると共に表面を平坦化する。
Claim (excerpt):
第1の電極層、誘電体膜および第2の電極層をこの順に積層した構造を有する誘電体キャパシタにおいて、溝部が形成された層間絶縁膜を備え、この層間絶縁膜の溝部内に前記第1の電極層、誘電体膜および第2の電極層からなる積層構造が埋設されたことを特徴とする誘電体キャパシタ。
IPC (8):
H01L 27/10 451 ,  H01L 27/04 ,  H01L 21/822 ,  H01L 27/108 ,  H01L 21/8242 ,  H01L 21/8247 ,  H01L 29/788 ,  H01L 29/792
FI (5):
H01L 27/10 451 ,  H01L 27/04 C ,  H01L 27/10 621 C ,  H01L 27/10 651 ,  H01L 29/78 371
Patent cited by the Patent:
Cited by examiner (9)
  • 特開平3-167874
  • 半導体基板
    Gazette classification:公開公報   Application number:特願平7-235352   Applicant:株式会社東芝
  • 半導体メモリデバイスおよびその製造方法
    Gazette classification:公開公報   Application number:特願平8-124111   Applicant:シーメンスアクチエンゲゼルシヤフト
Show all

Return to Previous Page