Pat
J-GLOBAL ID:200903056763399398
薄膜キャパシタ及びその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
天野 広
Gazette classification:公開公報
Application number (International application number):1997301701
Publication number (International publication number):1999145391
Application date: Nov. 04, 1997
Publication date: May. 28, 1999
Summary:
【要約】【課題】 薄膜キャパシタの電極形状に起因する絶縁性の低下を抑制する。【解決手段】 基板1側から、下部電極4、誘電体層7、上部電極8の順に積層された薄膜キャパシタにおいて、下部電極4の誘電体層7と接する層を非晶質に形成する。あるいは、非晶質として形成後に誘電体層7の形成中や形成後に結晶化させてもよく、又は、イオン照射などにより結晶粒成長を抑制しながら堆積させてもよい。これにより、下部電極4表面の結晶粒に起因する凹凸が減少し、平滑な誘電体/電極界面が得られ、リーク電流の低減、破壊耐圧の向上が可能となる。
Claim (excerpt):
半導体基板上に形成された薄膜キャパシタであって、前記半導体基板側から順に下部電極、誘電体薄膜、上部電極が積層されてなる薄膜キャパシタにおいて、前記下部電極が少なくとも1層以上から成り、前記下部電極の該誘電体薄膜と接する層に非晶質の導電性酸化物を使用すること、を特徴とする薄膜キャパシタ。
IPC (4):
H01L 27/04
, H01L 21/822
, H01L 27/108
, H01L 21/8242
FI (2):
H01L 27/04 C
, H01L 27/10 651
Patent cited by the Patent:
Cited by examiner (3)
-
半導体装置及びその製造方法
Gazette classification:公開公報
Application number:特願平8-053219
Applicant:株式会社東芝
-
薄膜キャパシタおよび半導体記憶装置
Gazette classification:公開公報
Application number:特願平8-063539
Applicant:株式会社東芝
-
半導体装置及びその製造方法
Gazette classification:公開公報
Application number:特願平7-320720
Applicant:株式会社東芝
Return to Previous Page