Pat
J-GLOBAL ID:200903089801148049

エレクトロ・ルミネセンス素子及びその製造法

Inventor:
Applicant, Patent owner:
Agent (1): 丸島 儀一
Gazette classification:公開公報
Application number (International application number):1997143836
Publication number (International publication number):1998333601
Application date: Jun. 02, 1997
Publication date: Dec. 18, 1998
Summary:
【要約】【課題】 高精細、高密度、高輝度発光の大型カラーディスプレイを実現させるEL素子及びその製造法を提供すること。【解決手段】 ドレイン電極パッド、及び該ドレイン電極パッドと並列接続したコンデンサを備えたトランジスタ基板、並びに複数の行及び列に沿って配置し、一対の電極及び該一対の電極間に配置したエレクトロ、ルミネセンス体を備えたエレクトロ・ルミネセンス基板を有し、ドレイン電極パッドとエレクトロ・ルミネセンス体とが対向する様に、薄膜トランジスタ基板とエレクトロ・ルミネセンス基板とを配向配置し、ドレイン電極パッドと一対の電極の一方の電極とを接着性電気接続体を通して接続してなるエレクトロ・ルミネセンス素子。
Claim (excerpt):
複数の行及び列に沿って配置した薄膜トランジスタ、行毎に、該行上の複数の薄型トランジスタのゲートを共通に接続したゲート線、列毎に、該列上の複数の薄膜トランジスタのソースを共通に接続したソース線、薄膜トランジスタの各ドレイン毎に接続したドレイン電極パッド、及び該ドレイン電極パッドと並列接続したコンデンサを備えたトランジスタ基板、並びに複数の行及び列に沿って配置し、一対の電極及び該一対の電極間に配置したエレクトロ・ルミネセンス体を備えたエレクトロ・ルミネセンス基板を有し、ドレイン電極パッドとエレクトロ・ルミネセンス体とが対向する様に、薄膜トランジスタ基板とエレクトロ・ルミネセンス基板とを配向配置し、ドレイン電極パッドと一対の電極の一方の電極とを接着性電気接続体を通して接続してなるエレクトロ・ルミネセンス素子。
IPC (4):
G09F 9/30 365 ,  G09F 9/30 ,  H05B 33/10 ,  H05B 33/26
FI (4):
G09F 9/30 365 B ,  G09F 9/30 365 D ,  H05B 33/10 ,  H05B 33/26
Patent cited by the Patent:
Cited by examiner (5)
Show all

Return to Previous Page