Pat
J-GLOBAL ID:201103028642091382

計算装置および電子回路シミュレーション装置

Inventor:
Applicant, Patent owner:
Agent (4): 高橋 詔男 ,  志賀 正武 ,  青山 正和 ,  村山 靖彦
Gazette classification:特許公報
Application number (International application number):2000102163
Publication number (International publication number):2001290796
Patent number:3768375
Application date: Apr. 04, 2000
Publication date: Oct. 19, 2001
Claim (excerpt):
【請求項1】線形連立方程式の解を求める計算装置であって、 線形連立方程式の係数に対応する構造を有する係数行列に対して、当該係数行列の各ピボットの非ゼロ要素の数に基づく次数が所定の値以下である場合に、前記係数行列の各ピボットのガウス消去法における累積的な処理時間に対応する値が少ない順序となるように前記係数行列の各ピボットを入れ替えるピボット入れ替え手段と、 前記各ピボットが入れ替えられた係数行列に対して、ガウス消去法による係数消去を係数単位で並列実行するガウス消去法並列実行手段と、 を備えることを特徴とする計算装置。
IPC (2):
G06F 17/12 ( 200 6.01) ,  G06F 17/50 ( 200 6.01)
FI (2):
G06F 17/12 ,  G06F 17/50 662 G
Patent cited by the Patent:
Cited by examiner (6)
Show all

Return to Previous Page