特許
J-GLOBAL ID:200903074898984280
半導体集積回路及び周波数変調装置
発明者:
出願人/特許権者:
代理人 (8件):
鈴江 武彦
, 河野 哲
, 中村 誠
, 蔵田 昌俊
, 峰 隆司
, 福原 淑弘
, 村松 貞男
, 橋本 良郎
公報種別:公開公報
出願番号(国際出願番号):特願2004-204851
公開番号(公開出願番号):特開2005-312004
出願日: 2004年07月12日
公開日(公表日): 2005年11月04日
要約:
【課題】所定期間フローティングにしたまま電位を保持したい所望のノードのリーク電流をほぼ零に抑えることができ、所望のノードの電位変動を抑制する。【解決手段】第1ノードN1と第2ノードN2との間に接続されたスイッチ用のトランジスタQN0と、スイッチ用のトランジスタの基板の電位を切り替えるスイッチ素子S1及びスイッチ素子S2と、第2ノードの電位が入力され、第2ノードの電位と同じ電位を出力するバッファ回路G1とを具備し、スイッチ用のトランジスタをオフする期間の少なくとも一部の期間にスイッチ用のトランジスタの基板をバッファ回路の出力ノードに接続するようにスイッチ素子S2が制御される。【選択図】 図4
請求項(抜粋):
第1導電型の第1半導体領域と、
前記第1半導体領域内に形成された第2導電型の第2半導体領域と、
前記第1半導体領域の電位を前記第2半導体領域の電位と同じ電位に制御する制御回路
とを具備したことを特徴とする半導体集積回路。
IPC (11件):
H03C3/00
, H01L21/822
, H01L21/8238
, H01L27/04
, H01L27/092
, H03B5/12
, H03K3/03
, H03K3/354
, H03K17/06
, H03K17/687
, H03L7/093
FI (10件):
H03C3/00 Z
, H03B5/12 B
, H03K3/03
, H03K3/354 B
, H03K17/06 C
, H01L27/08 321A
, H03K17/687 G
, H01L27/04 F
, H01L27/08 321L
, H03L7/08 E
Fターム (79件):
5F038AV04
, 5F038BG02
, 5F038BG05
, 5F038DF01
, 5F038DF17
, 5F038EZ20
, 5F048AB05
, 5F048AB10
, 5F048AC03
, 5F048AC10
, 5F048BA01
, 5F048BE02
, 5F048BE03
, 5F048BE09
, 5F048BF15
, 5F048BF16
, 5J043AA03
, 5J043AA26
, 5J043LL01
, 5J043MM00
, 5J055AX00
, 5J055BX02
, 5J055BX16
, 5J055BX17
, 5J055CX24
, 5J055DX22
, 5J055DX72
, 5J055DX73
, 5J055DX83
, 5J055EX02
, 5J055EX07
, 5J055EY01
, 5J055EY05
, 5J055EY10
, 5J055EY12
, 5J055EY21
, 5J055EZ00
, 5J055EZ03
, 5J055EZ07
, 5J055EZ10
, 5J055EZ12
, 5J055EZ14
, 5J055EZ23
, 5J055EZ28
, 5J055EZ55
, 5J055FX04
, 5J055FX18
, 5J055FX19
, 5J055FX37
, 5J055GX01
, 5J055GX02
, 5J055GX04
, 5J055GX06
, 5J055GX07
, 5J081AA02
, 5J081BB09
, 5J081BB10
, 5J081CC06
, 5J081DD01
, 5J081DD11
, 5J081EE02
, 5J081EE18
, 5J081KK02
, 5J081KK09
, 5J081LL05
, 5J081MM01
, 5J081MM07
, 5J106AA04
, 5J106BB01
, 5J106CC01
, 5J106CC21
, 5J106CC37
, 5J106CC52
, 5J106DD32
, 5J106DD43
, 5J106GG01
, 5J106HH03
, 5J106JJ01
, 5J106KK22
引用特許:
出願人引用 (1件)
-
電圧記憶回路
公報種別:公開公報
出願番号:特願平7-035883
出願人:キヤノン株式会社
審査官引用 (4件)