特許
J-GLOBAL ID:201103049973071222
半導体装置
発明者:
,
,
出願人/特許権者:
,
代理人 (6件):
鈴江 武彦
, 村松 貞男
, 橋本 良郎
, 河野 哲
, 中村 誠
, 河井 将次
公報種別:特許公報
出願番号(国際出願番号):特願2000-154983
公開番号(公開出願番号):特開2001-338493
特許番号:特許第4149637号
出願日: 2000年05月25日
公開日(公表日): 2001年12月07日
請求項(抜粋):
【請求項1】 電源電圧を昇圧して第1の電圧を出力する昇圧回路と、
上記第1の電圧が供給され、この第1の電圧を用いて第1の電圧よりも値が低い少なくとも2つの電圧を出力ノードから時系列的に順次出力する第1の電圧出力回路と、
上記第1の電圧のノードと上記第1の電圧出力回路の出力ノードとの間を短絡する短絡回路とを具備し、
前記短絡回路は、前記昇圧回路で昇圧動作が開始されるのに伴って前記第1の電圧のノードと前記第1の電圧出力回路の出力ノードとの間の短絡を開始し、昇圧動作が開始されてから所定期間が経過した後に短絡状態を解除し、
前記短絡回路が前記第1の電圧のノードと前記第1の電圧出力回路の出力ノードとの間の短絡を行っている期間は、前記第1の電圧出力回路は非活性化し、前記短絡回路が前記短絡状態を解除した後に、前記第1の電圧出力回路が活性化することを特徴とする半導体装置。
IPC (1件):
FI (2件):
G11C 17/00 632 C
, G11C 17/00 632 A
引用特許:
前のページに戻る