研究キーワード (9件):
劣化検知・予測
, high reliability design
, 欠陥指向テスト
, 高信頼化設計
, 故障解析
, VLSIの設計とテスト
, Defect-oriented testing
, Fault & Defect Analysis
, Design & Test of VLSIs
競争的資金等の研究課題 (17件):
2017 - 2020 IoT時代の高信頼VLSIシステムの開発
2013 - 2016 運用中の環境を考慮した安定的な超高信頼性ディジタル回路の構成法
2009 - 2012 耐ノイズ性・耐ばらつき性を有する高信頼性ディジタル回路の設計
2006 - 2007 クロストークノイズを考慮した高信頼性回路の設計方法
2005 - 高信頼性のあるVLSIの設計
2004 - Study on highly reliable VLSI design
2001 - 欠陥に基づくテスト
2001 - Study on defect-oriented testing
1997 - 1999 ノンストップ・メトロポリタンエリアネットワークに関する研究
1996 - 1996 可変電源電圧テストを併用したLSI・電流テストに関する研究
1994 - 1994 再試行時に異なる入力を用いるデータ誤りマスク法
VLSIのモデル化とテストに関する研究
電流テストに関する研究
論理回路のテスト容易化設計に関する研究
Study on Modeling and Testing of Mixed-Signal Circuits
Study on IDDQ Testing(Current Testing)
Study on Design for Testability of LSIs
全件表示
論文 (35件):
Yukiya Miura, Shingo Tsutsumi. A Method for Measuring Process Variations in the FPGA Chip Considering the Effect of Wire Delay. 27th IEEE International Symposium on On-Line Testing and Robust System Design(IOLTS). 2021. 1-6
Yukiya Miura, Tatsunori Ikeda. Aging Estimation ofMOS FETsUsingAging-Tolerant/Aged Ring Oscillators. IEEJ TRANSACTIONS ON ELECTRICAL AND ELECTRONIC ENGINEERING. 2020. 15. 10. 1475-1481
Takeshi Iwasaki, Masao Aso, Haruji Futami, Satoshi Matsunaga, Yousuke Miyake, Takaaki Kato, Seiji Kajihara, Yukiya Miura, Smith Lai, Gavin Hung, et al. Innovative Test Practices in Asia. 38th IEEE VLSI Test Symposium(VTS). 2020. 1-1
Yukiya Miura, Yuya Kinoshita. Soft Error Tolerance of Power-Supply-Noise Hardened Latches. 26th IEEE International Symposium on On-Line Testing and Robust System Design(IOLTS). 2020. 1-6
Yousuke Miyake, Takaaki Kato, Seiji Kajihara, Masao Aso, Haruji Futami, Satoshi Matsunaga, Yukiya Miura. On-Chip Delay Measurement for Degradation Detection And Its Evaluation under Accelerated Life Test. 2020 26TH IEEE INTERNATIONAL SYMPOSIUM ON ON-LINE TESTING AND ROBUST SYSTEM DESIGN (IOLTS 2020). 2020. 1-6