特許
J-GLOBAL ID:200903002301847880

位相比較器

発明者:
出願人/特許権者:
代理人 (1件): 杉本 勝徳
公報種別:公開公報
出願番号(国際出願番号):特願2003-153658
公開番号(公開出願番号):特開2004-357076
出願日: 2003年05月30日
公開日(公表日): 2004年12月16日
要約:
【課題】不感帯の発生を防止できる位相比較器をシンプルな構成で実現すること。【解決手段】本発明にかかる位相比較器PDは、第1入力信号in1の位相と第2入力信号in2の位相とを比較する位相比較器において、第1入力信号in1を遅延させて第1遅延信号del1を出力する第1遅延回路D1と、第2入力信号in2を遅延させて第2遅延信号del2を出力する第2遅延回路D2と、第1入力信号in1と第2遅延信号del2とが入力され、第1入力信号in1の位相が第2遅延信号del2の位相よりも進んでいるときにその進みに対応した第1出力パルスout1を出力する第1位相比較回路A1と、第2入力信号in2と第1遅延信号del1とが入力され、第2入力信号in2の位相が第1遅延信号del1の位相よりも進んでいるときにその進みに対応した第2出力パルスout2を出力する第2位相比較回路A2と、を備えるという手段を講じた。【選択図】 図1
請求項(抜粋):
第1入力信号の位相と第2入力信号の位相とを比較する位相比較器において、 第1入力信号を遅延させて第1遅延信号を出力する第1遅延回路と、 第2入力信号を遅延させて第2遅延信号を出力する第2遅延回路と、 第1入力信号と第2遅延信号とが入力され、第1入力信号の位相が第2遅延信号の位相よりも進んでいるときにその進みに対応した第1出力パルスを出力する第1位相比較回路と、 第2入力信号と第1遅延信号とが入力され、第2入力信号の位相が第1遅延信号の位相よりも進んでいるときにその進みに対応した第2出力パルスを出力する第2位相比較回路と、 を備えたことを特徴とする位相比較器。
IPC (3件):
H03K5/26 ,  H03D13/00 ,  H03L7/089
FI (4件):
H03K5/26 P ,  H03K5/26 G ,  H03D13/00 A ,  H03L7/08 D
Fターム (15件):
5J039JJ07 ,  5J039JJ13 ,  5J039JJ14 ,  5J039JJ20 ,  5J039KK09 ,  5J039KK10 ,  5J039KK11 ,  5J039KK13 ,  5J039KK20 ,  5J039MM00 ,  5J106CC24 ,  5J106CC30 ,  5J106CC58 ,  5J106JJ02 ,  5J106KK05
引用特許:
審査官引用 (7件)
  • 位相比較器
    公報種別:公開公報   出願番号:特願平7-243239   出願人:日本プレシジョン・サーキッツ株式会社
  • クロック位相比較器
    公報種別:公開公報   出願番号:特願平9-333396   出願人:エルジーセミコンカンパニーリミテッド
  • 位相同期装置
    公報種別:公開公報   出願番号:特願平8-029329   出願人:三菱電機株式会社
全件表示

前のページに戻る