特許
J-GLOBAL ID:200903008921448887

多重プロセッサ・コンピュータ・システム用の順序外れスヌーピング

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公表公報
出願番号(国際出願番号):特願2000-564132
公開番号(公開出願番号):特表2002-522827
出願日: 1999年07月27日
公開日(公表日): 2002年07月23日
要約:
【要約】いくつかの実施形態では、コンピュータ・システムは導体(22、24、26、28)を介して接続されたノード(N0、N1、N2、N3)を含んでいる。ノードのうちの少なくともいくつかは、メモリ(46)およびスヌープ要求をノード受信順序で受信およびスヌープ要求が大域順序になる前にノード内のメモリのスヌープを初期化する処理回路(66)を含んでいる。少なくともいくつかのノードはスヌープ要求を受け取り、それらを順序付けバッファの出力において大域順序で提供する順序付けバッファ(62)も含んでいる。
請求項(抜粋):
少なくともいくつかがそれぞれメモリを含んでいる、導体を介して接続されたノードと、 スヌープ要求をノード受信順序で受け取り、スヌープ要求が大域順序になる前にノード内のメモリのスヌープを初期化する処理回路と、 スヌープ要求を受け取り、それらを順序付けバッファの出力において大域順序で提供する順序付けバッファとを備えたコンピュータ・システム。
IPC (5件):
G06F 15/177 682 ,  G06F 12/08 501 ,  G06F 12/08 503 ,  G06F 12/08 531 ,  G06F 12/08 551
FI (5件):
G06F 15/177 682 J ,  G06F 12/08 501 Z ,  G06F 12/08 503 Z ,  G06F 12/08 531 B ,  G06F 12/08 551 C
Fターム (11件):
5B005KK13 ,  5B005MM01 ,  5B005MM22 ,  5B005NN11 ,  5B005NN71 ,  5B005PP26 ,  5B045BB13 ,  5B045BB38 ,  5B045BB44 ,  5B045CC07 ,  5B045DD12
引用特許:
審査官引用 (11件)
全件表示

前のページに戻る