特許
J-GLOBAL ID:200903009552466864

入力バッファ

発明者:
出願人/特許権者:
代理人 (1件): 大貫 進介 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-237925
公開番号(公開出願番号):特開2000-091905
出願日: 1999年08月25日
公開日(公表日): 2000年03月31日
要約:
【要約】【課題】 自己調整トリガ・ポイントおよび高性能を有する入力を提供する。【解決手段】 低電圧処理を用いて製造される高性能高入力電圧入力バッファは、入力バッファ回路136とレベル・シフタ132とを含む。入力バッファ136は、チップ・パッド112を介して入力信号を受信する。トリップ・パッド112からの入力信号は、保護トランジスタ116,114,110,111を含む、あるいはそれらに結合されるインバータ・スタック135に提供される。保護トランジスタは、チップ・パッド112に与えることのできる最大電圧の関数である電圧を出力する基準発生器134によりバイアスされる。回路134を用いることにより、インバータ・スタック135のトリガ・ポイントは任意のOVDD値110について動的に調整することができ、それによって入力バッファ性能が改善されより融通性が上がる。
請求項(抜粋):
入力信号を受信する入力パッド(112);前記入力パッドに結合され、前記入力パッドから前記入力信号を受信する第1回路(134,135)であって:基準電圧発生器(134);前記基準電圧発生器に結合され、外部電圧を受け取るインバータ(135)であって、前記外部電圧の関数であるトリガ・ポイントを有するインバータ(135);によって構成される第1回路(134,135);および前記インバータに結合され、第1電源電圧を受け取るレベル・シフタ(132)であって、前記入力信号により示される内部電圧を提供し、このとき前記内部電圧が前記外部電圧よりも低いレベル・シフタ(132);によって構成されることを特徴とする入力バッファ(100)。
IPC (2件):
H03K 19/0175 ,  H03K 19/0185
FI (2件):
H03K 19/00 101 K ,  H03K 19/00 101 D
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る