特許
J-GLOBAL ID:200903010200529961

静電気対策部品

発明者:
出願人/特許権者:
代理人 (3件): 岩橋 文雄 ,  坂口 智康 ,  内藤 浩樹
公報種別:公開公報
出願番号(国際出願番号):特願2004-006571
公開番号(公開出願番号):特開2005-203479
出願日: 2004年01月14日
公開日(公表日): 2005年07月28日
要約:
【課題】薄型で機械的強度が大きく実用上優れたアレイタイプの静電気対策部品を提供することを目的とする。【解決手段】セラミック絶縁基板12と、このセラミック絶縁基板12上に焼結一体化して設けたバリスタ層10b、10a、10cと内部電極14b、14aと外部電極15a、15bとからなるバリスタ部10を備え、前記外部電極15a、15bは少なくとも一つのグランド用外部電極15aと複数の入出力用外部電極15bとを有し、前記バリスタ部10に複数のバリスタを形成した静電気対策部品であり、薄型で機械的強度が大きく実用上優れた静電気対策部品となるとともに、多数のバリスタを有するアレイタイプの静電気対策部品を極めて薄く構成することができる。【選択図】図1
請求項(抜粋):
セラミック絶縁基板と、このセラミック絶縁基板上に焼結一体化して設けたバリスタ層と内部電極と外部電極とからなるバリスタ部を備え、前記外部電極は少なくとも一つのグランド用外部電極と複数の入出力用外部電極とを有し、前記バリスタ部に複数のバリスタを形成した静電気対策部品。
IPC (1件):
H01C7/10
FI (1件):
H01C7/10
Fターム (9件):
5E034CA08 ,  5E034CB01 ,  5E034CC02 ,  5E034DA02 ,  5E034DA10 ,  5E034DB03 ,  5E034DC03 ,  5E034DD01 ,  5E034DD05
引用特許:
出願人引用 (1件) 審査官引用 (4件)
  • 電子部品
    公報種別:公開公報   出願番号:特願平9-262529   出願人:株式会社村田製作所
  • 積層セラミック電子部品の製造方法
    公報種別:公開公報   出願番号:特願平6-188091   出願人:株式会社村田製作所
  • 積層型バリスタ
    公報種別:公開公報   出願番号:特願平4-164183   出願人:株式会社村田製作所
全件表示

前のページに戻る