特許
J-GLOBAL ID:200903013419230510

A/D変換器、これを用いたデジタルPLL回路およびこれを用いた情報記録装置

発明者:
出願人/特許権者:
代理人 (1件): 尾身 祐助
公報種別:公開公報
出願番号(国際出願番号):特願2003-344053
公開番号(公開出願番号):特開2005-110158
出願日: 2003年10月02日
公開日(公表日): 2005年04月21日
要約:
【課題】 A/D変換器およびデジタルPLL回路を搭載したLSIを高速化する場合に生じるA/D変換器の回路規模増大や大幅な消費電力増加なしに、同精度のPLL性能を維持するデジタルPLL用A/D変換器およびデジタルPLL回路を提供する。 【解決手段】 高速動作可能な低bitA/D変換回路1により低振幅分解能かつ高位相分解能のデジタル情報を生成し、この情報を低域通過デジタルフィルタ2に通すことにより位相情報を振幅情報に変換する。デジタルフィルタ出力は、デジタルVCO7の出力クロックによりホールド出力するサンプラ3により打ち抜き、位相比較器5、ループフィルタ6を通ってデジタルVCO7の発振周波数を制御することでデジタルPLLを構成する。【選択図】 図1
請求項(抜粋):
入力信号を4bit以下のデジタル値に変換する低bitA/D変換回路と、前記低bitA/D変換回路の出力の高帯域周波数成分を抑圧する低域通過デジタルフィルタと、を備え、入力信号に含まれる位相情報を振幅情報として取り出すことが可能であることを特徴とするA/D変換器。
IPC (5件):
H03M1/36 ,  G11B20/10 ,  H03L7/08 ,  H03L7/091 ,  H03M1/64
FI (6件):
H03M1/36 ,  G11B20/10 311 ,  H03M1/64 ,  H03L7/08 C ,  H03L7/08 M ,  H03L7/08 G
Fターム (24件):
5D044AB01 ,  5D044BC04 ,  5D044CC06 ,  5D044GL01 ,  5D044GM12 ,  5J022AA06 ,  5J022AC02 ,  5J022BA01 ,  5J022CB06 ,  5J022CD03 ,  5J022CE03 ,  5J106AA05 ,  5J106BB04 ,  5J106CC01 ,  5J106CC24 ,  5J106CC41 ,  5J106CC46 ,  5J106DD36 ,  5J106DD44 ,  5J106DD48 ,  5J106FF02 ,  5J106KK37 ,  5J106KK40 ,  5J106LL04
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (1件)

前のページに戻る