特許
J-GLOBAL ID:200903014468613960

デジタル信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 松本 隆
公報種別:公開公報
出願番号(国際出願番号):特願2006-308848
公開番号(公開出願番号):特開2008-123410
出願日: 2006年11月15日
公開日(公表日): 2008年05月29日
要約:
【課題】 多くの種類の命令データを処理する場合でも、個々の命令データの処理の際のスイッチング電流が少なく、消費電力が低減されたデジタル信号処理装置を提供する。【解決手段】 バンク0および1は、各々特定種類の命令データを分担して処理する回路であり、各々のレジスタ101に記憶された命令データを処理して各部を制御するための制御信号を発生する。命令データ振り分け部30は、プログラムメモリ10から読み出された命令データの処理を行うバンクを判定し、そのバンクのレジスタ101に当該命令データを書き込み、命令データの書き込みを行わないバンクのレジスタ101へのクロック供給の停止制御を行う。【選択図】図1
請求項(抜粋):
1または複数の命令からなる命令データを記憶するプログラムメモリと、 各々特定種類の命令データを分担して処理する複数の回路であり、各々レジスタを備え、各々のレジスタに記憶された命令データを処理して各部を制御するための制御信号を発生する複数のバンクと、 前記プログラムメモリから読み出された命令データの処理を行うバンクを判定し、そのバンクのレジスタにクロックを供給して当該命令データを書き込み、命令データの書き込みを行わないレジスタへのクロックの供給の停止制御を行う命令データ振り分け部と を具備することを特徴とするデジタル信号処理装置。
IPC (4件):
G06F 9/32 ,  G06T 1/20 ,  G06F 1/04 ,  G06F 1/32
FI (4件):
G06F9/32 310J ,  G06T1/20 B ,  G06F1/04 301C ,  G06F1/00 332Z
Fターム (11件):
5B011LL13 ,  5B033AA05 ,  5B033DB08 ,  5B033DC08 ,  5B057CH02 ,  5B057CH08 ,  5B057CH11 ,  5B057CH18 ,  5B079BA12 ,  5B079BC01 ,  5B079DD13
引用特許:
出願人引用 (1件) 審査官引用 (14件)
  • 特開平1-155459
  • クロックオートストップ制御装置およびこの制御装置を有する電子機器又は画像処理装置
    公報種別:公開公報   出願番号:特願2004-078702   出願人:株式会社リコー
  • 特開平1-320540
全件表示

前のページに戻る