特許
J-GLOBAL ID:200903028237103200

演算装置

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願2001-012528
公開番号(公開出願番号):特開2002-215607
出願日: 2001年01月19日
公開日(公表日): 2002年08月02日
要約:
【要約】【課題】論理レベルの最適化ができ、また構成情報の増大を防止でき、集積回路としての面積効率の悪化を防止でき、また演算効率の向上を図れ、しかも再構成が可能な演算装置を提供する。【解決手段】2入力と2出力を有し、制御信号BTFMD0に応じて2つの入力に供給されるデータに基づいた複数の演算(バタフライ演算)を行い、当該演算結果を2つの出力からそれぞれ出力する演算器23と、それぞれ制御信号SFTOMD,SFT1MDに応じて複数の入力データから一のデータを選択して、演算器23のそれぞれ異なる入力に供給する複数の入力選択装置21-0,21-1と、それぞれ制御信号に応じて、複数の入力データおよび演算器23の出力データから一のデータを選択して出力する複数の出力選択装置24-0,24-1,25-0,25-1とを設ける。
請求項(抜粋):
外部からの制御により再構成可能な演算装置であって、複数の入力と複数の出力を有し、制御信号に応じて上記複数の入力に供給されるデータに基づいた複数の演算を行い、当該演算結果を上記複数の出力からそれぞれ出力する少なくとも一つの演算器と、それぞれ制御信号に応じて複数の入力データから一のデータを選択して、上記演算器のそれぞれ異なる入力に供給する複数の入力選択装置とを有する演算装置。
IPC (3件):
G06F 17/14 ,  G06F 7/00 ,  G06F 17/10
FI (3件):
G06F 17/14 A ,  G06F 17/10 Z ,  G06F 7/00 D
Fターム (6件):
5B022CA03 ,  5B022DA10 ,  5B022FA10 ,  5B056BB00 ,  5B056BB12 ,  5B056EE03
引用特許:
出願人引用 (10件)
全件表示
審査官引用 (6件)
全件表示
引用文献:
前のページに戻る