特許
J-GLOBAL ID:200903029332346320

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 長尾 常明
公報種別:公開公報
出願番号(国際出願番号):特願平5-279079
公開番号(公開出願番号):特開平7-110725
出願日: 1993年10月12日
公開日(公表日): 1995年04月25日
要約:
【要約】【目的】 同期型集積回路における一括ドライブ方式のクロック分配において、低消費電力で低クロックスキューを実現する。【構成】 回路を複数の回路ブロックに分けて、その各々にクロック発生回路を設け、そのクロック発生回路において外部入力の低速クロックを高速クロックに変換すると共に位相調整してから当該回路ブロック内に供給する。
請求項(抜粋):
外部から供給される低速クロックを逓倍して得た高速クロックに基づき内部動作する同期型の半導体集積回路において、回路を複数の回路ブロックの集合体から構成し、上記低速クロックを上記高速クロックに逓倍する逓倍回路と、該逓倍回路で得られた高速クロックの位相を制御信号により特定の範囲内で調整する遅延時間可変回路とからクロック発生回路を構成して、該クロック発生回路を上記複数の回路ブロックの各々に設け、上記各回路ブロック内の上記クロック発生回路に上記低速クロックを一括で分配し、上記クロック発生回路で発生した高速クロックを当該クロック発生回路を設けている回路ブロック内に供給させるようにしたことを特徴とする半導体集積回路。
IPC (2件):
G06F 1/10 ,  H03L 7/06
FI (2件):
G06F 1/04 330 A ,  H03L 7/06 A
引用特許:
審査官引用 (13件)
全件表示

前のページに戻る