特許
J-GLOBAL ID:200903036556491399
エミュレーション用プロセッサおよびそれを搭載したエミュレータ
発明者:
,
,
出願人/特許権者:
,
代理人 (1件):
筒井 大和
公報種別:公開公報
出願番号(国際出願番号):特願平6-298234
公開番号(公開出願番号):特開平8-161190
出願日: 1994年12月01日
公開日(公表日): 1996年06月21日
要約:
【要約】【目的】 エミュレーション用プロセッサとエミュレータ間の信号本数を増加させることなく、外部回路に対する負荷をさほど増加させずに、高速かつ容易にエミュレーション用プロセッサを制御し、エミュレーションを実現できるエミュレータを構成するエミュレーション用プロセッサ、さらにこれを搭載したエミュレータを提供する。【構成】 マイクロコンピュータをエミュレートできるエミュレーション用プロセッサであって、CPU、DTC、ROM、RAM、タイマ、SCI、A/D、IOP1〜11、割込コントローラ、BSC、CPGなどの機能ブロックから構成されるシングルチップマイクロコンピュータ部分と、ブレーク制御、バス制御、モジュール選択制御などを行うエミュレーション専用制御レジスタを有するエミュレーション用プロセッサ専用ブロックとから構成されている。
請求項(抜粋):
マイクロコンピュータをエミュレートできるエミュレーション用プロセッサであって、エミュレーション用プログラムが動作する第1のモード、またはエミュレート対象となるユーザプログラムが動作する第2のモードを選択する手段と、エミュレーション用プロセッサ全体をリセットする第1のリセット状態、またはエミュレート対象となるマイクロコンピュータ部分のみをリセットする第2のリセット状態を設定する手段とを有し、第1のリセット状態では動作開始に先だって前記第1のモードになり、第2のリセット状態では動作開始に先だって前記第2のモードになることを特徴とするエミュレーション用プロセッサ。
IPC (2件):
G06F 11/22 340
, G06F 11/28
引用特許:
審査官引用 (9件)
-
マイクロコンピュータ、及びエミュレータ
公報種別:公開公報
出願番号:特願平4-316068
出願人:株式会社日立製作所, 株式会社日立マイコンシステム
-
マイクロコンピュータ、及びエミュレータ
公報種別:公開公報
出願番号:特願平4-105779
出願人:株式会社日立製作所, 株式会社日立マイコンシステム
-
データ処理装置
公報種別:公開公報
出願番号:特願平3-307084
出願人:株式会社日立製作所
-
特開平2-144733
-
割込みエミュレータ
公報種別:公開公報
出願番号:特願平4-209881
出願人:日本電気株式会社
-
デバッグ装置
公報種別:公開公報
出願番号:特願平5-102552
出願人:日本電気アイシーマイコンシステム株式会社
-
特開平2-144733
-
特開平2-050230
-
特開平1-145740
全件表示
前のページに戻る