特許
J-GLOBAL ID:200903038493591366

画像処理装置

発明者:
出願人/特許権者:
代理人 (1件): 木村 高久
公報種別:公開公報
出願番号(国際出願番号):特願2008-069888
公開番号(公開出願番号):特開2009-223792
出願日: 2008年03月18日
公開日(公表日): 2009年10月01日
要約:
【課題】 本発明は、同一の高速メモリをCPUのキャッシュメモリおよび画像処理モジュールのワークメモリとして、相互に排他的に使用できるように動的に割り当て可能な画像処理装置を提供する。【解決手段】 中央演算処理部と、主記憶部と、複数の画像処理部と、中央演算処理部と画像処理部とで共有可能で同時にアクセス可能な高速の高速記憶部と、高速記憶部の記憶領域を中央演算処理部のキャッシュメモリまたは画像処理部のワークメモリとして排他的、かつ動的に割り当てる割当手段とを具備する。【選択図】図1
請求項(抜粋):
中央演算処理部と、 主記憶部と、 複数の画像処理部と、 前記中央演算処理部と前記画像処理部とで共有可能で同時にアクセス可能な高速の高速記憶部と、 前記高速記憶部の記憶領域を前記中央演算処理部のキャッシュメモリまたは前記画像処理部のワークメモリとして排他的、かつ動的に割り当てる割当手段と を具備する画像処理装置。
IPC (4件):
G06T 1/60 ,  G06T 1/20 ,  H04N 1/21 ,  G06F 12/08
FI (7件):
G06T1/60 450F ,  G06T1/20 A ,  H04N1/21 ,  G06F12/08 551J ,  G06F12/08 559D ,  G06F12/08 523B ,  G06F12/08 543B
Fターム (16件):
5B005JJ22 ,  5B005LL15 ,  5B005MM01 ,  5B005UU43 ,  5B005VV02 ,  5B047EA05 ,  5B047EA09 ,  5B047EB03 ,  5B047EB15 ,  5B057CH01 ,  5B057CH12 ,  5B057CH14 ,  5B057CH16 ,  5C073AA04 ,  5C073CA01 ,  5C073CB01
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (6件)
全件表示

前のページに戻る